久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 電源與新能源 > 設計應用 > 解析基于開關電源驅動的高速ADC設計方案

解析基于開關電源驅動的高速ADC設計方案

作者: 時間:2012-05-24 來源:網絡 收藏

圖12b顯示了5次ADS6148實驗輸入頻率的SFDR變化。我們并未觀測到較大的性能降低。

10到300MHz的輸入頻率掃描

圖12:10到300MHz的輸入頻率掃描。

比較圖13所示FFT圖,我們知道無RC緩n器SNR稍微減少的塬因。去除RC緩n器電路后,在ADS6148輸出能譜中,我們可看到分鴨涓粼嘉500kHz(TPS5420開關頻率)的眾多小突波,如圖13所示。相較于ADS5483,這些小突波更具主導性,并且因為ADS6148的固有低PSRR SNR大幅降低。但是,圖13所示FFT圖還顯示添加的RC緩n器電路較好地彌補了這一不足。

大批突波的65k點FFT圖

圖13:大批突波的65k點FFT圖。

圖14所示標駛FFT圖顯示交換式穩壓器的突波高出平均雜訊層約5到6dB。其非常低,以至于其對SFDR減少無法產生影響,但卻明顯地影響了的SNR。

標駛FFT圖顯示使用RC緩n器的好處

圖14:標駛FFT圖顯示使用RC緩n器的好處。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區

關閉