久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 高速A/D轉換器數字輸出生存法則

高速A/D轉換器數字輸出生存法則

作者: 時間:2012-07-02 來源:網絡 收藏


CML輸出驅動器

接口的最新趨勢是使用具有電流模式邏輯(CML)輸出驅動器的串行接口。通常,高分辨率(≥14位)、高速(≥200 Msps)和需要小型封裝與低功耗的會使用這些類型的驅動器。CML輸出驅動器用在JESD204接口,這種接口目前用于最新

采用具有JESD204接口的CML驅動器后,轉換器輸出端的數據速率可達12Gbps(當前版本JESD204B規格)。此外,需要的輸出引腳數也會大幅減少。時鐘內置于8b/10b編碼數據流,因此無需傳輸獨立時鐘信號。

數據輸出引腳數量也得以減少,最少只需兩個。由于轉換器的分辨率、速度和通道數增加,數據輸出引腳的數量可調整到適應所需的更高吞吐量。但是,由于CML驅動器采用的接口通常為串行接口,引腳數的增加與CMOS或LVDS相比要小得多。(CMOS或LVDS中傳輸的數據為并行數據,需要的引腳數多得多。)

表1所示為采用80Msps轉換器的三種不同接口,轉換器具有各種通道數和位分辨率。在CMOS和LVDS輸出中,數據用作每個通道數據的同步時鐘,使用CML輸出時,JESD204數據傳輸的最大數據速率為3.2Gbps。察看該表可以發現,CML的優勢十分明顯,引腳數大大較少。

3.jpg

表1:引腳數比較 - 80Msps ADC

CML驅動器用于串行數據接口,因此,所需引腳數要少得多。圖3所示為用于具有JESD204接口或類似數據輸出的轉換器的典型CML驅動器。該圖顯示了CML驅動器典型架構的一般情況。圖中顯示了可選源端接電阻和共模電壓。電路的輸入可將開關驅動至電流源,電流源則將適當的邏輯值驅動至兩個輸出端。

4.gif

圖3:典型CML輸出驅動器

CML驅動器類似于LVDS驅動器,以恒定電流模式工作。這也使得CML驅動器在功耗方面具備一定優勢。在恒定電流模式下工作需要較少的輸出引腳,總功耗會降低。

和LVDS一樣,CML也需要負載端接、單端阻抗為50?的受控阻抗傳輸線路,以及100?的差分阻抗。驅動器本身也可能具有如圖3所示的端接,對因高帶寬信號靈敏度引起的信號反射有所幫助。

對符合JESD204標準的轉換器而言,差分和共模電平均存在不同規格,具體取決于工作速度。工作速度高達6.375Gbps,差分電平標稱值為800mV,共模電平約為1.0V。

在高于6.375Gbps且低于12.5Gbps的速度下工作時,差分電平額定值為400mV,共模電平仍約為1.0V。隨著轉換器速度和分辨率增加,CML輸出需要合適類型的驅動器提供必要速度,以滿足各種應用中轉換器的技術需求。

數字時序:注意事項

每種驅動器都有時序關系,需要密切關注。由于CMOS和LVDS有多種數據輸出,需要有路由路徑來盡量減小偏斜。如果差別過大,可能就無法在接收器上實現合適的時序。

此外,時鐘信號也需要通過路由傳輸,并與數據輸出保持一致。時鐘輸出和數據輸出之間的路由路徑也必須格外注意,這也是為了確保偏斜不會太大。

在采用JESD204接口的CML中,之間的路由路徑也必須加以注意。需要管理的數據輸出大大減少,因此,這一任務比較容易完成,但也不能完全忽略。這種情況下,時鐘內置于數據中,因此無需擔心數據輸出和時鐘輸出之間的時序偏斜。但是,必須注意,接收器中要有足夠的時鐘和數據恢復(CDR)電路。

除了偏斜之外,還必須關注CMOS和LVDS的建立和保持時間。數據輸出必須于時鐘發生邊沿躍遷之前在充足時間內驅動至恰當的邏輯狀態,還必須在時鐘發生邊沿躍遷之后以該邏輯狀態維持充足時間。這可能會受到數據輸出和時鐘輸出之間偏斜的影響,因此,保持良好的時序關系非常重要。

由于具有較低信號擺幅和差分信號,LVDS相比CMOS具有一定優勢。和CMOS驅動器一樣切換邏輯狀態時,LVDS輸出驅動器無需將這樣的大信號驅動至各種不同輸出,也不會從電源吸取大量電流。因此,它在切換邏輯狀態時不太可能會出現問題。

如果有許多CMOS驅動器同時切換,電源電壓會下拉并引起問題,將正確的邏輯值驅動至接收器。LVDS驅動器會保持在恒定電流水平,這一特別問題就不會發生。此外,由于采用了差分信號,LVDS驅動器本身對共模噪聲的耐受能力也較強。

CML驅動器具有和LVDS同樣的優勢。這些驅動器也有恒定水平的電流,但和LVDS不同的是,由于數據為串行,所需電流值小得多。此外,由于也采用了差分信號,CML驅動器同樣對共模噪聲具有良好的耐受能力。

但是,LVDS和CML的缺點在于,由于電流為恒定值,因此,即使在采樣速率較低時,功耗仍然會很大。對于高速與高分辨率轉換器而言,LVDS或CML相比CMOS的優勢在于,功耗和引腳數明顯減少。

隨著轉換器技術的發展,速度和分辨率不斷增加,數字輸出驅動器也不斷演變發展,以滿足數據傳輸需求。隨著轉換器中的數字輸出接口轉換為串行數據傳輸,CML輸出越來越普及。

但是,目前的設計中仍然會用到CMOS和LVDS數字輸出。每種數字輸出都有最適合的應用。每種輸出都面臨著挑戰,必須考慮到一些設計問題,且各有所長。

在采樣速度小于200Msps的轉換器中,CMOS仍然是一種合適的技術。采樣速度增至200Msps以上時,和CMOS相比,LVDS在許多應用中更加可行。為了進一步增加效率、降低功耗、減小封裝尺寸,CML驅動器可與JESD204之類的串行數據接口配合使用。

本文引用地址:http://cqxgywz.com/article/186154.htm

上一頁 1 2 下一頁

關鍵詞: 轉換器 數字輸出

評論


相關推薦

技術專區

關閉