久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 一種新型高精度CMOS帶隙基準源的設計

一種新型高精度CMOS帶隙基準源的設計

作者: 時間:2010-09-30 來源:網絡 收藏

3 仿真結果與分析
圖3說明了該基準源對電壓的抑制效果。根據仿真數據,在所取5~10 V的輸出電壓范圍經計算基準電壓電源抑制比為82 dB。圖4為Cade-nce下的溫度仿真曲線,根據所要求取的溫度范圍在-25~+120℃,計算得溫度系數為:TCF=7.427 ppm/℃。圖5為整體電路的版圖設計,面積近似為0.022 mm2。

本文引用地址:http://cqxgywz.com/article/187781.htm



4 結語
本文通過對傳統的基本原理分析,設計的基準電路工作電壓為5~10 V,通過飽和狀態MOS等效電阻對PTAT電流反饋補償,得到了82 dB的電源電壓抑制比和低于7.427 ppm/℃的溫度系數,版圖面積0.022 mm2。該電路產生的基準源電壓基本滿足普通應用要求。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉