久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的高精度時差測量系統設計

基于FPGA的高精度時差測量系統設計

作者: 時間:2012-08-30 來源:網絡 收藏

4.3 RJ45 接口

以太網的物理層有多種標準,這里使用10Base-T 標準,即數據通信速率為10Mb/s,傳 輸介質為雙絞線。下表列出了目前市面上幾種可供選擇的以太網控制器及其主要特性。本系 統選擇性價比較高且符合設計要求的RTL8019AS 作為以太網控制器[5],原理圖如圖8 所示。

RTL8019AS 是臺灣Realtek 公司生產的10Mbps 以太網控制器,兼容Ethernet II 與IEEE 802.3;支持8 位或16 位數據總線;內置的16K 字節SRAM 用于收發緩沖;全雙工,收發 可同時達到10Mbps;支持10Base-5、10Base-2、10Base-T,并能自動檢測連接的介質,由 于其優良的性能、低廉的價格,使其在市場上10Mbps 網卡中占有相當的比例。

5 結束語

本系統充分利用了擴頻測距原理和 的實時處理特性,具有定位精度高、擴展性強、 兼容性好等優點,通過對時差的測量,可以確定物體的運動軌跡,進而實現精確定位,同時 為飛行體的軌道測量提供基礎技術,在高速落體目標測量方面具有很好的應用前景。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區

關閉