久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的自適應數字傳感器設計

基于FPGA的自適應數字傳感器設計

作者: 時間:2012-07-09 來源:網絡 收藏

3.2 試驗結果及結論
振動實驗測試數據結果如表2所示。

本文引用地址:http://cqxgywz.com/article/190154.htm

e.JPG


結果分析:
(1)當被測加速度傳感器輸出電壓信號在10 mV以下時,萬用表無法顯示實際電壓信號。而自適應傳感器能夠完整地測得試驗數據。
(2)如圖4所示為1 kHz(2 g)驗證系統采集的傳感器信號波形和自適應傳感器采集的傳感器波形對比圖,從圖中可以看出自適應傳感器能夠自動調整程控放大器的增益來控制傳感器的輸出,突出了自適應數字傳感器的增益自動切換的優勢,提高了傳感器的動態測試范圍。

f.JPG



4 結論
自適應數字傳感器可以用于測試高量程的加速度傳感器,設計時可以適當地增大測試范圍,并且能夠保證較高的靈敏度輸出。如果使用傳統測試方法測試高量程加速度傳感器時,一旦有小信號的加速度時,將無法完整地獲取加速度信號。而自適應數字傳感器很好地解決了這一問題。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區

關閉