久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的高速實時數據采集系統設計

基于FPGA的高速實時數據采集系統設計

作者: 時間:2012-06-01 來源:網絡 收藏

CP2101是一種高度集成的USB轉UART橋接器,提供一個使用最小化的元件和PCB空間實現RS 232轉USB的簡便的解決方案。該芯片包含一個USB 2.0全速功能控制器、USB收發器、振蕩器和帶有全部的調制解調器控制信號的異步串行數據總線(UART),全部功能集成在一個5 mm×5 mm MLP-28封裝的IC中。無需其他的外部USB元件。主要引腳有:
VDD:2.7~3.6 V電源電壓輸入或者3.3 V電壓調節器輸出;
:器件復位。內部端口或VDD監視器的漏極開路輸出。一個外部源可以通過將該引腳驅動為低電平至少15 s來啟動一次系統復位;
REGIN:5 V調節器輸入。此引腳為片內電壓調節器的輸入;
VBUS:VBUS感知輸入。該引腳應連接至一個USB網絡的VBUS信號,當連通到一個USB網絡時,該引腳上的信號為5 V;
D+:USB D+;
D-:USB D-;
TXD:異步數據輸出(UART發送);
RXD:異步數據輸入(UART接收);
CTS:清除發送控制輸入(低電平有效);
RTS:準備發送控制輸出(低電平有效);
DSR:數據設置準備好控制輸出(低電平有效);
DTR:數據終端準備好控制輸出(低電平有效);
DCD:數據傳輸檢測控制輸入(低電平有效);
RI:振鈴指示器控制輸入(低電平有效);
SUSPEND:當CP2101進入USB終止狀態時該引腳被驅動為高電平;
:當CP2101進入USB終止狀態時該引腳被驅動為低電平;
NC:這些引腳應該為未連接或接到VDD的引腳。
CP2101內部及接口連接示意圖如圖4所示。

本文引用地址:http://cqxgywz.com/article/190326.htm

c.JPG



2 內部邏輯設計
2.1 內部邏輯框圖
內部各個模塊的邏輯框圖如圖5所示。

i.JPG


2.2 主要邏輯設計
本設計系統中內部模塊主要有:Time模塊、A/D模塊、Outcontrol模塊、FIFO模塊、Bus模塊和UART模塊。其中,最主要的模塊為A/D模塊、FIFO模塊和UART模塊,下面就這三個模塊進行描述和實現。



評論


相關推薦

技術專區

關閉