久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于CPLD/FPGA的多串口設計與實現(xiàn)

基于CPLD/FPGA的多串口設計與實現(xiàn)

作者: 時間:2011-08-01 來源:網(wǎng)絡 收藏

2.1.2 接收緩沖器內部結構
接收緩沖器內部由RXD接收器、地址及寫控制器和雙端口RAM構成,如圖3所示。

本文引用地址:http://cqxgywz.com/article/191085.htm

c.jpg


1)RXD接收器
RXD接收器的作用是接收串行設備發(fā)送的數(shù)據(jù)。clk腳引入波特率時鐘后,程序首先檢測串行數(shù)據(jù)輸入腳rxd的電平,當檢測到rxd腳電平為‘0’即串行數(shù)據(jù)的開始信號后,接收器開始接收數(shù)據(jù)。連續(xù)接收8位數(shù)據(jù)后,接收到的數(shù)據(jù)將被送至d0~d7端,同時reg_flag端產生一個負脈沖信號,觸發(fā)寫控制器的ad_cnt端,寫控制器的地址線加‘1’并同時產生雙端口RAM的寫操作信號,完成接收數(shù)據(jù)的存儲。
接收時,clk時鐘為波特率的16倍,clk信號8分頻后即串行數(shù)據(jù)位的周期的中間位置檢測rxd腳電平狀態(tài),以保證串行數(shù)據(jù)準確地接收,累計計數(shù)至16分頻時完成一位數(shù)據(jù)的接收。連續(xù)接收8位數(shù)據(jù)后,并判斷第9位狀態(tài)為‘1’時(停止位),完成一個字節(jié)的接收。RXD接收器的程序如下:
d.jpg
e.jpg



關鍵詞: CPLD FPGA 多串口

評論


相關推薦

技術專區(qū)

關閉