久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的自適應波束形成算法實現

基于FPGA的自適應波束形成算法實現

作者: 時間:2011-07-11 來源:網絡 收藏

  2.2.2 存儲模塊

  一種存儲模塊,它包括:用于根據外部指令/地址信號來產生內部信號的指令/地址寄存器,且所述的指令/地址寄存器件帶有一個輸出晶體管;被分成第一和第二兩組的多個存儲器件;用于連接所述的指令/地址寄存器件和所述的存儲器件的布線;和用于安裝所述的指令/地址寄存器件和所述的存儲器件的基板;所述的布線包括:從所述的指令/地址寄存器件延伸至第一個分支結點的第一段布線;從第一個分支結點延伸至第二個分支結點的第二段布線;從第一個分支結點延伸至第三個分支結點的第三段布線;從第二個分支結點分出延伸至所述的第一組存儲器件的第四段布線;和從第三個分支結點分出延伸至第二組存儲器件的第五段布線;和所述的指令/地址寄存器件包括:阻抗調節器,用于調節從所述的指令/地址寄存器件和第一段布線之間的連接點看去所述的指令/地址寄存器件的輸出阻抗,通過調節該阻抗調節器,可使所述的輸出阻抗在內部信號的工作電壓范圍內基本保持不變;和上升時間/下降時間調節器,用于將內部信號的上升時間和下降時間調節至特定值。

  存儲模塊采用8位和16位雙口RAM(如圖3所示)作為信號數據和權值數據的存入和讀取存儲器,分別用來存放輸入信號x、權值ω和誤差e,分別由控制信號clkregbt,clk_regw和clk_rege來控制信號的寫入和讀出。其中x_ram用來存放輸入信號;w_ram存放權值,其輸入為系數更新模塊的輸出,輸出為更新后的權值。

  2.2.3 自適應處理及復數乘加器模塊

  數字波束形成器是通過加權因子對空間不同陣元接收信號的加權求和而成的。由于加權因子相當于濾波器系數,而輸入的信號為空間位置不同的陣元的接收信號。所以可將數字波束形成器等同于一個空域濾波器來實現。

基于FPGA圓陣超聲自適應波束形成的設計



評論


相關推薦

技術專區

關閉