久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 根升余弦脈沖成形濾波器FPGA實現

根升余弦脈沖成形濾波器FPGA實現

作者: 時間:2011-03-14 來源:網絡 收藏

g.JPG
設發送端傳遞的二進制數據是{…,a-4,a-3,a-2,a-1,a0,a1,a2,a3,a4,a5,…},則發送濾波器的輸出如圖2所示,該波形函數可表示為:
d.JPG
可以看出,當前傳遞信息{a0}時刻對應的波形信號的上升沿y[1..8]分別由h-4[57..64],h-3[49..56],h-2[41..48],h-1[33..40],h0[25..32], h1[17..24],h2[9..16]與h3[1..8]線性表示,如式(5)所示:
e.JPG

2 二進制基帶信號平方根升余弦實現
在分析文獻的基礎上,文中波形的實現采用的查表法結構如圖3所示。其中,ROM單元存儲待成形的數據與的沖擊響應的卷積結果。模8計數器的工作時鐘速率是待成形數據速率的8倍。待成形數據從8位移位寄存器的低位移入后,選擇ROM表中的數據塊da-ta i,同時模8計數器C從(000)2~(111)2計數,并用該計數結果C(j)選擇輸出data i中的y[j]。當計數器C計數歸零時,新的待成形數據從低位移入8位移位寄存器。該設計的一個優點是:ROM表中的數據在計算時,ai可采用雙極性碼,而查找表地址產生電路使用單極性碼。文中設計時,波形數據的計算采用了反邏輯、雙極性、不歸零碼,即輸入信息符號序列{0,1)映射為{+1,-1),持續時間不變。

f.JPG

h.JPG

電氣符號相關文章:電氣符號大全


濾波器相關文章:濾波器原理


fpga相關文章:fpga是什么


濾波器相關文章:濾波器原理


電源濾波器相關文章:電源濾波器原理


脈沖點火器相關文章:脈沖點火器原理
數字濾波器相關文章:數字濾波器原理


評論


相關推薦

技術專區

關閉