久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的數字幅頻均衡功率放大器的解決方案

基于FPGA的數字幅頻均衡功率放大器的解決方案

作者: 時間:2010-11-09 來源:網絡 收藏


  實際功率低于這個值,通過測量來計算出電路的效率。

  3 軟件設計

  Altera 提供了基于Matlab、DSP Builder 的濾波器設計方法。使用DSP Builder可以方便地在圖形化環境中設計FIR 濾波器,而且濾波器系數可以通過Matlab 的濾波器設計工具FDATool 計算完成。本文中采用直接I 型來實現該FIR 濾波器。首先設計一個系數可變的4 階FIR 濾波器節。然后再通過不斷的調用FIR 濾波器節,級聯起來,從而完成高階濾波器設計。

  4 實驗結果與結論


圖4 singaltap 測試結果

  圖 4 為采用嵌入式邏輯分析儀SingalTap 得到的測試結果。其中,XIN 為由A/D 采樣得到的輸入信號,YOUT 為經過均衡程序處理過的輸出信號。從輸出YOUT 可明顯觀測到程序對輸入信號作出了補償,去除了噪聲,穩定了波形,起到了均衡信號的作用。本設計充分利用 信號處理上的優勢,在幅度均衡模塊中以 為平臺,實現數字信號幅度均衡的高速處理。同時本設計中前級放大電路不僅可以滿足賽題中的各項指標,還可以實現增益的可選擇性,可以在其他小信號放大的場合中運用。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉