久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的高速數字相關器設計

基于FPGA的高速數字相關器設計

作者: 時間:2009-12-08 來源:網絡 收藏

  3 仿真實驗及結論

  在 MAX+PLUSII環境下,根據相關器的原理圖進行設計,這里將時鐘端 gck設計為周期 10ns的時鐘。a[15..0]端為幀同步字設置端,將其設置為 1、0交替碼; b[15..0]端為碼元輸入端,輸入連續的信號,其輸入碼元的周期也為 10ns ;c[4..0]作為記錄信號,記錄連續的輸入碼元與幀同步字相同的個數。然后對原理圖進行編譯、仿真,得到仿真波形如圖 3所示。可以看出,從連續的 16個碼元輸入到同步檢測輸出經過 3個時鐘周期,輸出端 c[4..0]表示了連續的輸入碼元 b與幀同步字 a相同的個數,當 c[4..0]為 16時,表示 a和 b實現了同步。在對相關器進行編譯、仿真成功后,對引腳進行鎖定并將編程文件下載到 ALTERA公司 ACE1K系列芯片 EP1K30QC208進行實驗驗證,實驗結果正確,表明設計是可行的。

  4 結束語

  數字相關器實現了數字通信過程中幀同步字的檢測,在數字通信系統中具有重要的作用,廣泛應用于幀同步字檢測、擴頻接收機、誤碼校正以及模式匹配等領域。本文采用 相關器進行設計,并進行了編譯仿真和下載實現。


上一頁 1 2 3 下一頁

關鍵詞: FPGA 高速數字

評論


相關推薦

技術專區

關閉