久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的RCN226絕對式編碼器通信接口設計

基于FPGA的RCN226絕對式編碼器通信接口設計

作者: 時間:2009-09-15 來源:網絡 收藏

然后編碼器從最低有效位(LSB)開始發送絕對位置值。
其長度取決于所用的編碼器,的絕對位置值為26位。位置值的數據發送以循環冗余校驗(CRC)結束。在數據字結尾處,必須將時鐘信號置為高電平。10至30 μ s后或1.25至3.75 μ s后(系統時鐘大于1MHz時)數據線返回低電平。然后,時鐘信號啟動另一次數據發送。

本文引用地址:http://cqxgywz.com/article/191929.htm


2 接口的實現
全數字化交流伺服系統中采用TMS320X2812作為控制器,用以實現位置環、速度環和電流環以及SVPWM、電壓和電流采樣等功能。此外,采用Altera公司的型號為FP1C6的~Cyclone系列,用以實現與絕對式碼盤接口、譯碼邏輯等功能。同時,在內部實現了256字節的雙口RAM,用來與DSP之間通過總線實現數據傳輸。部分的功能框圖如圖2P所示。

碼盤接口部分分為發送模塊、接收模塊、雙口RAM模塊、主程序模塊四部分。由于每次通信時間是嚴格固定的,設系統時鐘為2MHz。FPGA為主叫,向編碼器發送請求數據控制字共6位,需時3 μs,編碼器向FPGA共發送1個起始位、兩個錯誤位、26位位置值和5位CRC校驗位,共34位的數據共需時17 μs,所以每次通信需要20 μs的時間,并且每個時刻具體需要傳遞哪一位數據也是嚴格確定的。因此采用基于時基的設計方法。
FPGA內部設計了一個時基為20ns的計數器,每20ns加1,作為整個電路的時基,根據這個時基來確定每一時刻收到的數據具體屬于哪個位。在FPGA 內部實現了256bytes的雙口RAM空問,A口具有8位數據線,8位地址線,用于與編碼器通信,B口具有16位數據線,8位地址線,用于與DSP通信,因為TMS320X2812為16位DSP,所以與FPGA中RAM的數據傳遞極為方便。

fpga相關文章:fpga是什么


伺服電機相關文章:伺服電機工作原理




評論


相關推薦

技術專區

關閉