久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > 聯電與新思科技拓展合作 加速14納米制程定制化設計

聯電與新思科技拓展合作 加速14納米制程定制化設計

作者: 時間:2017-03-16 來源:TechNews 收藏

  日前,才宣布14納米制程進入客戶芯片量產階段的晶圓代工廠,14日再與(Synopsys)共同宣布,雙方將拓展合作關系,將Synopsys的Custom Compiler和Laker定制化設計工具,應用于的14納米FinFET制程上,用以縮短定制化的設計工作。

本文引用地址:http://cqxgywz.com/article/201703/345278.htm

  表示,雙方的此項合作,是為了建立和驗證,用于聯電14納米制程的業界標準iPDK,并全面支持Custom Compiler,以提供視覺輔助方案于布局流程。就由此突破性的功能,可縮短客戶于布局和連接FinFET元件所需的時程。另外,Custom Compiler的解決方案整合了Synopsys的電路模擬、物理驗證和數位實作工具,為聯電14納米制程的客戶提供完整的定制化設計解決方案。

  聯電硅智財研發暨設計支援處林子惠處長表示,聯電與Synopsys的長期合作,已為客戶打造許多iPDK。此次推出的14納米制成的iPDK,是讓客戶的布局設計人員,以及聯電的內部團隊在使用Synopsys的定制化設計工具后,可提升電路布局于FinFET的生產力,幫助客戶在14納米技術量產上,簡化設計過程。

  Synopsys產品銷售副總Bijan Kiani則表示,目前FinFET制程技術在客戶的受歡迎程度日益提高。而FinFET的電路布局則可能是一項挑戰。此次,Synopsys與聯電合作,為14納米制程啟用Custom Compiler,客戶可使用Custom Compiler的視覺輔助方案來提升FinFET布局的生產力。

  據了解,針對Synopsys Laker和Custom Compiler定制化設計工具于14納米及其他制程的iPDK,可依聯電的要求提供。另外,Custom Compiler與Synopsys的電路模擬、實體驗證、以及數位實作等工具整合,可提供全面性的定制化設計解決方案。其中,Custom Compiler讓FinFET設計的完成時間從數天縮短至數小時。其自動化視覺輔助設計流程,利用布局設計人員所熟悉的圖像使用模型,以減少編寫復雜程式碼及限制條件。至于,借由Custom Compiler,則可無需進行額外設定,便能自動執行例行性及重復性的任務。



關鍵詞: 聯電 新思科技

評論


相關推薦

技術專區

關閉