久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的鍵盤輸入累計存儲IP核的設計與驗證

基于FPGA的鍵盤輸入累計存儲IP核的設計與驗證

作者: 時間:2017-06-05 來源:網絡 收藏

基于設計了一款通用,該核主要實現對鍵盤輸入信號的計算與存儲功能,并在quartusⅡ環境下使用語言,采用自頂向下設計方式,編輯生成RTL原理圖,并做了相關的時序仿真驗證。經驗證此IP核具有較強的魯棒性和較高的反應速度,可作為基礎輸入模塊,為其他模塊提供有力控制輸入與數據支持。

基于的鍵盤輸入累計存儲IP核的設計與驗證.pdf

本文引用地址:http://cqxgywz.com/article/201706/348884.htm


關鍵詞: 鍵盤IP核 VHDL FPGA

評論


相關推薦

技術專區

關閉