久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的FOR循環并行CRC流水線算法

基于FPGA的FOR循環并行CRC流水線算法

作者: 時間:2017-06-05 來源:網絡 收藏

通過研究通用串行(CRC)編碼技術并在此基礎上,利用等式代換或矩陣變換等方法推導出通用并行CRC編碼電路結構。根據傳統的并行CRC編碼方法,發現在高速數據傳輸校驗中,需要大量的人為計算量,由于計算量大,容易產生一些計算錯誤。于是在傳統的串行CRC編碼的思想基礎上,利用FOR循環語句與相結合,提出基于的FOR循環并行CRC流水線算法。

基于的FOR循環并行CRC流水線算法.pdf

本文引用地址:http://cqxgywz.com/article/201706/348917.htm


評論


相關推薦

技術專區

關閉