久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于Nios II的掃描信號發生器IP核設計

基于Nios II的掃描信號發生器IP核設計

作者: 時間:2017-06-05 來源:網絡 收藏

本文根據嵌入式系統的規范,提出了一種可控震源掃描信號發生器設計的方法,并詳細介紹了的硬件和軟件設計。該方法采用自定制組件的軟、硬件協同設計,實現了起止頻率和掃描時長可調的線性升降頻正弦掃描信號與頻率可調的偽隨機掃描信號發生器的設計。通過對該IP核進行驗證,證明了其可行性和正確性。

基于Nios_的掃描信號發生器IP核設計.pdf

本文引用地址:http://cqxgywz.com/article/201706/349025.htm


關鍵詞: Avalon總線 IP核 NiosII

評論


相關推薦

技術專區

關閉