久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的SoC/IP驗證平臺的設計與應用

基于FPGA的SoC/IP驗證平臺的設計與應用

作者: 時間:2017-06-05 來源:網絡 收藏

SoC (系統芯片)是大規模集成電路的發展趨勢。SoC設計必須依靠完整的來保證其正確性。基于的驗證平臺能夠縮短SoC驗證時間,并提高驗證工作的可靠性,還具有可重用性。本文利用Altera公司的設計了一個基于片上總線的SoC原型驗證平臺,并將VxWorks嵌入式操作系統應用于此平臺,通過軟硬件協同驗證的方法,驗證了平臺的可靠性。該平臺在CF卡及通用智能卡SoC芯片驗證中得以應用。

基于的SoC+IP驗證平臺的設計與應用.pdf

本文引用地址:http://cqxgywz.com/article/201706/349184.htm


評論


相關推薦

技術專區

關閉