久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA的快速9/7整形離散小波變換系統

基于FPGA的快速9/7整形離散小波變換系統

作者: 時間:2010-08-12 來源:網絡 收藏

  在Xilinx提供的ISE7.1仿真軟件下搭建測試平臺,對設計系統進行綜合,結果如圖9所示。

基于FPGA的快速9/7整形離散小波變換系統

  設計系統時鐘頻率可達到54 MHz,滿足對圖像數據的實時處理要求。

  4 結束語

  本文主要討論了基于的快速9/7整形離散系統設計,該結構采用內部RAM的循環覆蓋的存儲方式,使對存儲器的需求量減小,從而減小了硬件功耗,同時采用基于行的列變換方式,提高了的系統運行,可實現對遙感傳輸圖像的快速實時處理。


上一頁 1 2 3 4 下一頁

評論


相關推薦

技術專區

關閉