基于FPGA的快速9/7整形離散小波變換系統 作者: 時間:2010-08-12 來源:網絡 加入技術交流群 掃碼加入和技術大咖面對面交流海量資料庫查詢 收藏 在Xilinx提供的ISE7.1仿真軟件下搭建測試平臺,對設計系統進行綜合,結果如圖9所示。 設計系統時鐘頻率可達到54 MHz,滿足對圖像數據的實時處理要求。 4 結束語 本文主要討論了基于FPGA的快速9/7整形離散小波變換系統設計,該結構采用內部RAM的循環覆蓋的存儲方式,使對存儲器的需求量減小,從而減小了硬件功耗,同時采用基于行的列變換方式,提高了的系統運行,可實現對遙感傳輸圖像的快速實時處理。 上一頁 1 2 3 4 下一頁
評論