久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > DTMF信號收、發芯片MT8888原理及應用

DTMF信號收、發芯片MT8888原理及應用

作者: 時間:2006-05-07 來源:網絡 收藏

摘要:MT8888芯片是MITEL公司采用CMOS工藝生產的一種低功耗、高集成度的DTMF信號收、發芯片,它可以方便地與微機接口。文中介紹了MT8888的主要功能結構及控制指令,給出了它的具體應用電路。

本文引用地址:http://cqxgywz.com/article/242269.htm

關鍵詞:DTMF信號 收、發器 低功耗 可編程微機控制 MT8888

1 概述

MT8888是采用CMOS工藝生產的DTMF信號收發一體集成電路,它的發送部分采用信號失真小、頻率穩定性高的開關電容式D/A變換器,可發出16種雙音多頻DTMF信號。接收部分用于完成DTMF信號的接收、分離和譯碼,并以4位并行二進制碼的方式輸出。MT8888芯片集成度高、功耗低,可調整雙音頻模式的占空比,能自動抑制撥號音和調整信號增益,還帶有標準的數據總線,可與TTL電平兼容,并可方便地進行編程控制。

2 引腳排列與功能

MT8888芯片的引腳排列如圖1所示;各引腳的功能如下:

IN+:運放同相輸入端;

IN-:運放反相輸入端;

GS:運放輸出端;

VREF:基準電壓輸出端,電壓值為VDD/2;

Vss:接地端;

OSC1:振蕩器輸入端;

OSC2:振蕩器輸出端;

TONE:DTMF信號輸出端;

WR:寫控制端,低電平有效,與TTL兼容;

CS:片選端,低電平有效;

RSO:存儲器選擇輸入端,與TTL兼容;

RD:讀控制端,低電平有效,與TTL兼容;

IRQ/CP:中斷信號請求端;

D0~D3:數據總線,在CS=1或RD=1時,處于高阻狀態,與TTL電平兼容。

Est:初始控制輸出端;

St/GT:控制輸入/時間檢測輸出;

VDD:+5V電源端。

3 內部結構

MT8888內部由收發電路、振蕩器和電源偏置電路組成。收碼電路包括信號放大、撥號音抑制濾波、輸入信號的高低頻帶通濾波、譯碼及鎖存等功能;發碼電路包括數據鎖存、行列計數D/A轉換和混頻等功能,MT8888的內部結構如圖2所示。

4 寄存器與控制

MT8888內部有兩個數據寄存器,一個是只執行讀操作的接收數據寄存器RDR;另一個是只執行寫操作的發送數據寄存器TDR。另外,MT8888中還有兩個4位的收、發控制寄存器CRA和CRB。對CRB的操作就是通過CRA中的一個特定位來操作的,因此編程中應對其進行初始化;而MT8888中的4位狀態寄存器SR則用來反映收、發信號的工作狀態。寄存器的選擇與操作由RS0及WR和RD口線來控制,控制功能如表1所列。

表1 寄存器控制功能表

RS0 WR RD 功 能
0 0 1 寫發送數據寄存器
0 1 0 讀接收數據寄存器
1 0 1 寫控制寄存器
1 1 0 讀狀態寄存器

MT8888在發送信號時可提供在種工作模式,即DTMF械、突發模式、CP模式。這三種工作模式均可通過寄存器進行設置,各寄存器的功能見表2和表3所列。

表2 控制寄存器功能表

控制寄存器 控制位 名 稱 功 能 說 明
CRA b0 Tout 信號音輸出控制 邏輯“1”使能信號音輸出
b1 CP/DTMF 模式控制 邏輯“1”為CP模式,邏輯“0”為DTMF模式
b2 IRQ 中斷使能 邏輯“1”使能中斷模式,當b0=1時,接收到DTMF信號或發送完一DTMF雙音信號,DTMF/CP引腳電平由高變低
b3 RSEL 寄存器選擇 邏輯“1”下一次訪問寄存器CRB,訪問結構轉回寄存器CRA
CRB b0 BURST 雙音突發模式 邏輯“0”使能雙音頻突發模式
b1 TEST 測試模式 邏輯“1”使能測試模式,以在IRQ/CP引腳輸出延遲控制信號
b2 S/D 單雙音產生 邏輯“0”允許產生DTMF信號,否則輸出單音頻
b3 C/R 列/行音選擇 b2=1時,邏輯“0”使能產生行單音信號邏輯,邏輯“1”使能產生列單音信號

表3 狀態寄存器功能表

狀態位 名 稱 狀態標志置位 狀態標志清零
B0 IRQ 發生中斷;b1或b2=0 讀狀態寄存器清除
B1 發送寄存器空(突發模式) 暫停結束:準備發送表數據 讀狀態寄存器清除
B2 接收寄存器滿 接收寄存器的數據有效 讀狀態寄存器清除
B3 DTMF信號標志位 檢測不到DTMF信號時置位 檢測DTMF信號已清除

5 應用電路

MT8888的外圍電路非常簡單,與微機接口也很方便,通過改變R2可調節輸入信號的增益。具體應用電路如圖3所示。



評論


相關推薦

技術專區

關閉