久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于FPGA和虛擬儀器的DDS信號發生器的設計與實現

基于FPGA和虛擬儀器的DDS信號發生器的設計與實現

作者: 時間:2015-04-21 來源:網絡 收藏

  信號發生器是一種常用的信號源,廣泛應用于通信、測量、科研等現代電子技術領域。信號發生器的核心技術是頻率合成技術,主要方法有:直接模擬頻率合成、鎖相環頻率合成(PLL)、直接數字合成技術()。 是開環系統,無反饋環節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術是目前頻率合成的主要技術之一。文中的主要內容是采用 結合虛擬儀器技術,進行 信號發生器的開發[1-2]。

本文引用地址:http://cqxgywz.com/article/272870.htm

  1 DDS 工作原理

  圖1 是DDS 基本結構框圖。以正弦波信號發生器為例,利用DDS 技術可以根據要求產生不同頻率的正弦波。

  立即下載瀏攬全文:基于和虛擬儀器的DDS信號發生器設計.pdf

模擬信號相關文章:什么是模擬信號


負離子發生器相關文章:負離子發生器原理
鎖相環相關文章:鎖相環原理


關鍵詞: FPGA DDS

評論


相關推薦

技術專區

關閉