久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

CPLD在高速數據采集系統中的應用

  • CPLD是復雜的PLD,專指那些集成規模大于1000門以上的可編程邏輯器件。它由與陣列、或陣列、輸入緩沖電路、輸出宏單元組成,具有門電路集成度高、可配置為多種輸入輸出形式、多時鐘驅動、內含ROM或FLASH(部分支持在系統編程)、可加密、低電壓、低功耗以及支持混合編程技術等突出特點。而且CPLD的邏輯單元功能強大,一般的邏輯在單元內均可實現,因而其互連關系簡單,電路的延時就是單元本身和集總總線的延時(通常在數納秒至十數納秒),并且可以預測。所以CPLD比較適合于邏輯復雜、輸入變量多但對觸發器的需求量相對較
  • 關鍵字: 高速  數據采集  CPLD  

FPGA設計開發軟件Quartus II的使用技巧之: 約束及配置工程

  • 設計好工程文件后,首先要進行工程的約束。約束主要包括器件選擇、管腳分配及時序約束等。時序約束屬于較為高級的應用,通過時序約束可以使工程設計文件的綜合更加優化。下面對這幾種約束方式進行介紹。
  • 關鍵字: QuartusII  約束  FPGA  配置  

基于CPLD器件的單穩態脈沖展寬電路

  • 在數字電路設計中,當需要將一輸入的窄脈沖信號展寬成具有一定寬度和精度的寬脈沖信號時,往往很快就想到利用54HC123或54HC4538等單穩態集成電路。這一方面是因為這種專用單穩態集成電路簡單、方便;另一方面是因為對輸出的寬脈沖信號的寬度、精度和溫度穩定性的要求不是很高。當對輸出的寬脈沖信號的寬度、精度和溫度穩定性的要求較高時,采用常規的單穩態集成電路可能就比較困難了。眾所周知,專用單穩態集成電路中的寬度定時元件R、C是隨溫度、濕度等因素變化而變化的,在對其進行溫度補償時,調試過程相當繁瑣,而且,電路工作
  • 關鍵字: 單穩態  脈沖  CPLD  

FPGA設計開發軟件Quartus II的使用技巧之: LogicLock邏輯鎖定工具使用技巧

  • 邏輯鎖定方法學(LogicLock Methodology)內容就是在設計時采用邏輯鎖定的基于模塊設計流程(LogicLock block-based design flow),來達到固定單模塊優化的目的。這種設計方法學中第一次引入了高效團隊合作方法:它可以讓每個單模塊設計者獨立優化他的設計,并把所用資源鎖定。
  • 關鍵字: QuartusII  LogicLock  FPGA  邏輯鎖定工具  

基于Verilog HDL的RS-232串口通信在CPLD上的實現

  • 為了實現PC機與CPLD的通信,進行了相應的研究。分析了RS-232C通信協議,自定義了數據包傳輸格式。根據UART模塊工作狀態多的特點,應用了有限狀態機理論進行編程實現。為降低誤碼率,應用16倍頻技術,實現了波特率為9 600 bit/s的串口通信。在Quartus II平臺上用VerilogHDL進行編程,并通過了VC編寫程序的數據傳輸的驗證。研究成果為工程上PC機與嵌入式系統數據傳輸的問題提供了一種解決方法。
  • 關鍵字: 有限狀態機  數據包  CPLD  

使用FPGA 控制VGA 顯示

  • 顯示器因為其輸出信息量大,輸出形式多樣等特點已經成為現在大多數設計的常用輸出設備。在 FPGA 的設計中可以使用很少的資源,就產生 VGA 各種控制信號。這個示例在 RHicSP2200B FPGA 開發板/學習板上使用 VGA 接口在顯示器上顯示了文字以及簡單的圖形,可以作為VGA 顯示設計的參考,如果在使用這個例子的過程
  • 關鍵字: VGA  接口  FPGA  

FPGA設計開發軟件Quartus II的使用技巧之: 典型實例-SignalTap II功能演示

  • 本節旨在通過給定的工程實例——“正弦波發生器”來熟悉Altera Quartus II高級調試功能SignalTap II和Intent Memory Content Editor的使用方法。同時使用基于Altera FPGA的開發板將該實例進行下載驗證,完成工程設計的硬件實現。在本節中,將主要講解下面知識點。
  • 關鍵字: QuartusII  SignalTapII  FPGA  

如何有效防止FPGA設計被克隆?

  • 據估計,目前盛行的假冒電子產品已經占到整個市場份額的10%,這一數據得到了美國反灰色市場和反假冒聯盟(AGMA)的支持。AGMA是由惠普、思科和其它頂級電子OEM公司組成的一個行業組織。據該組織估計,制造商因盜版造成的損失超過1000億美元,而對最終用戶來說,信譽損毀和可靠性問題帶來的隱性成本則更難以確定。
  • 關鍵字: AGMA  可編程邏輯  FPGA  

FPGA設計開發軟件Quartus II的使用技巧之: 典型實例-LogicLock功能演示

  • 本節旨在通過Quartus軟件自帶的工程實例——“lockmult”來熟悉Altera Quartus II邏輯鎖定功能LogicLock的使用方法。在本節中,將主要講解下面知識點。
  • 關鍵字: QuartusII  LogicLock  FPGA  

基于Verilog HDL的SDX總線與Wishbone總線接口轉化的設計與實現

  • 針對機載信息采集系統可靠性、數據管理高效性以及硬件成本的需求,介紹了基于硬件描述語言Verilog HDL設計的SDX總線與Wishbo ne總線接口轉化的設計與實現,并通過Modelsim進行功能仿真,在QuartusⅡ軟件平臺上綜合,最終在Altera公司的CyclONeⅢ系列FPGA上調試。實驗證明了設計的可行性。
  • 關鍵字: SDX總線  Wishbone總線  FPGA  

基于FPGA的DDR內存條的控制研究

  • 隨著數據存儲量的日益加大以及存儲速度的加快,大容量的高速存儲變得越來越重要。內存條既能滿足大容量的存儲又能滿足讀寫速度快的要求,這樣使得對內存條控制的應用越來越廣泛。首先介紹了內存條的工作原理,內存條電路設計的注意事項,以及如何使用FPGA實現對DDR內存條的控制,最后給出控制的仿真波形。
  • 關鍵字: DDR  內存條  FPGA  

FPGA系統設計的仿真驗證之: FPGA設計仿真驗證的原理和方法

  • 嚴格來講,FPGA設計驗證包括功能與時序仿真和電路驗證。仿真是指使用設計軟件包對已實現的設計進行完整測試,模擬實際物理環境下的工作情況。
  • 關鍵字: 仿真驗證  ModelSim  FPGA  CompilerII  FoundationSeries  Quartus  

基于FPGA的LVDS模塊在DAC系統中的應用

  • 介紹了LVDS技術的原理,對LVDS接口在高速數據傳輸系統中的應用做了簡要的分析,著重介紹了基于FPGA的LVDS_TX模塊的應用,并通過其在DAC系統中的應用實驗進一步說明了LVDS接口的優點。
  • 關鍵字: LVDS接口  高速數據傳輸  FPGA  

FPGA控制CLC5958型A/D轉換器高速PCI采集

  •  隨著信息技術的發展,基于微處理器的數字信號處理在測控、通訊、雷達等各個領域得到廣泛的應用。被處理的模擬信號也在向高頻、寬帶方面發展,但這需要高速、高分辨率的數字采集卡以將模擬信號數字化。美國國家半導體公司新推出的系列高速、高分辨率模/數轉換器(如CLC5958)就非常適用于需要高速、高分辨率的信號采集系統。
  • 關鍵字: CLC5958型  A/D轉換器  FPGA  PCI  

FPGA系統設計的仿真驗證之: 功能仿真和時序仿真的區別和實現方法

  • 這里我們使用一個波形發生器作為例子,來說明如何使用Modelsim對Quartus II生成的IP Core和相應的HDL文件進行功能仿真和時序仿真。這個例子里面使用到了由Quartus II生成的一個片上ROM存儲單元。這種存儲單元和RAM一樣,都是基本的FPGA片上存儲單元,在以后的設計里面會經常使用到。
  • 關鍵字: 仿真驗證  功能仿真  FPGA  時序仿真  
共7078條 84/472 |‹ « 82 83 84 85 86 87 88 89 90 91 » ›|

cpld/fpga介紹

您好,目前還沒有人創建詞條cpld/fpga!
歡迎您創建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473