久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

LTE上行DFT/IDFT的一種設計實現

  • MSL4163提供1MHz I2C串口,器件包括先進的PWM引擎以及片上EEPROM等。主要用在電視和臺式電腦監視器、醫療、工業儀表和汽車音/視頻顯示器。本文介紹了MSL4163/MSL4164主要特性、方框圖和典型應用電路、級聯連接電路。
  • 關鍵字: 3GPP協議  流水線結構  FPGA  

基于FPGA的級聯H橋多電平變流器CPS-PWM觸發脈沖快速生成

  • 提出一種基于現場可編程門陣列(FPGA)及不對稱規則采樣的級聯H橋型變流器觸發脈沖的快速生成方法。詳細分析了基于不對稱規則采樣的載波相移SPWM(CPS-SPWM)觸發脈沖的快速生成原理。重點介紹了基于FPGA的CPS-SPWM觸發脈沖快速生成的實現方法。理論分析和實驗結果表明,在既沒有增加采樣頻率,又沒有增加計算量的情況下,相對基于對稱規則采樣的CPS-SPWM脈沖生成方法,該方法具有較快的生成速度,并可廣泛應用于DSTATCOM等高壓級聯H橋多電平變流器觸發脈沖的快速生成。
  • 關鍵字: 脈沖形成  CPS-SPWM技術  FPGA  

基于CPLD及鎢錸熱電偶溫度傳感器的爆炸場溫度動態測試

  • 為了測量爆炸場等惡劣環境下溫度的動態變化,分析炸藥或相關彈藥的爆炸參數,設計了基于CPLD的低功耗溫度存儲式測試系統;運用鎢錸熱電偶溫度傳感器匹配先進的電源管理模塊,并結合動態存儲測試技術,能夠應用于環境條件比較差的惡劣環境中,在可靠可信、微功耗的基礎上能得到較好的實驗數據。
  • 關鍵字: 時序仿真  溫度測試  CPLD  

基于VHDL+FPGA的自動售貨機控制模塊的設計與實現

  • EDA技術是以計算機為工具完成數字系統的邏輯綜合、布局布線和設計仿真等工作。電路設計者只需要完成對系統功能的描述,就可以由計算機軟件進行系統處理,最后得到設計結果,并且修改設計方案如同修改軟件一樣方便。
  • 關鍵字: VHDL  EDA  FPGA  

基于ARM和CPLD的橫機機頭電路測試系統

  • 為解決電腦橫機機頭控制系統信號的測試可靠性問題,基于低成本、高效率的考慮,研究設計了機頭控制系統電路板的批量測試系統。該系統采用TI公司的LM 3S5R31芯片作為系統的核心部分,通過CPLD進行I/O擴展及輔助控制,使得系統功能靈活強大。將同一信號通路中的前后級元件信號進行編碼,向待測板發送握手信號并使之發送反饋信號,該系統將反饋信號進行采樣并在程序中比較計算,制作了實物并進行了大量實驗。
  • 關鍵字: 故障測試  I/O擴展  CPLD  

數字基帶預失真系統中環路延遲估計的FPGA實現

  • 基于FPGA芯片Stratix II EP2S60F672C4設計實現了數字基帶預失真系統中的環路延遲估計模塊。該模塊運用了一種環路延遲估計新方法,易于FPGA實現。同時,在信號失真的情況下也能給出正確的估計結果。Modelsim SE 6.5c的時序仿真結果和SignalTaps II的硬件調試結果驗證了模塊的有效性。
  • 關鍵字: 數字基帶預失真系統  環路延遲估計  FPGA  

基于FPGA的FOR循環并行CRC流水線算法

  • 通過研究通用串行循環冗余校驗(CRC)編碼技術并在此基礎上,利用等式代換或矩陣變換等方法推導出通用并行CRC編碼電路結構。根據傳統的并行CRC編碼方法,發現在高速數據傳輸校驗中,需要大量的人為計算量,由于計算量大,容易產生一些計算錯誤。于是在傳統的串行CRC編碼的思想基礎上,利用FOR循環語句與流水線技術相結合,提出基于FPGA的FOR循環并行CRC流水線算法。
  • 關鍵字: 循環冗余校驗  流水線技術  FPGA  

基于單片SRAM和FPGA的紅外圖像顯示的設計及實現

  • 介紹一種采用單片SRAM和FPGA實現紅外圖像顯示的新方案,并對顯示系統結構、FPGA各功能模塊設計、SRAM的讀/寫時序設計進行了詳細論述。該圖像顯示方案可用于紅外圖像處理系統的硬件調試和紅外圖像處理效果觀測。
  • 關鍵字: 紅外圖像顯示  SRAM  FPGA  

基于Verilog狀態機的PLC背板總線協議接口芯片設計

  • 設計了一組基于CPLD的PLC背板總線協議接口芯片,協議芯片可以區分PLC的背板總線的周期性數據和非周期性數據。詳細介紹了通過Verilog HDL語言設計狀態機、協議幀控制器、FIFO控制器的過程,25MHz下背板總線工作穩定的試驗結果驗證了協議芯片設計的可行性。
  • 關鍵字: VerilogHDL  PLC背板  CPLD  

基于FPGA的VHDL語言電路優化設計

  • 在VHDL語言電路優化設計當中,優化問題主要包括面積優化和速度優化。面積優化是指CPLD/FPGA的資源利用率優化,即用盡可能少的片內資源實現更多電路功能;速度優化是指設計系統滿足一定的速度要求。
  • 關鍵字: 電路優化設計  VHDL  FPGA  

用Zynq-7000 EPP實現端到端廣播

  • 在今年舉辦的美國國廣播電視設備展上亮相的數項創新中,BBC RD新開發的Stagebox可以安裝到攝像機的背面,將有效傳輸距離從數百米延長到互聯網協議數據包能抵達的幾乎任何一個地方。在近期涌現的利用 FPGA與生俱來的可編程功能提供更多功能和適應性,實現協議和標準的對接的開創性設備中,Stagebox是最新一員。
  • 關鍵字: Zynq-7000  端到端廣播  FPGA  

基于FPGA的雷達回波實時模擬器的實現

  • 提出了一種基于FPGA的雷達回波實時模擬器的實現方法。該模擬器采用cPCI標準總線,以FPGA為核心計算單元,配有高速數模、模數轉換模塊,可實現雷達回波信號實時在線注入模擬。該模擬器可實現多種體制下復雜回波的模擬,具有很好的工程應用價值。
  • 關鍵字: 雷達回波實時模擬器  并行處理  FPGA  

基于動態重構技術和GSM通信的FPGA動態配置

  • 提出了一種FPGA遠程動態重構的方法,結合FPGA動態重構技術和GSM通信技術來實現。利用GSM技術實現配置數據的無線傳輸,在單片機控制下將數據存儲于CF卡中。在內嵌硬核微處理器PowerPC405控制下,FPGA通過內部配置存取端口讀取CF卡中新的配置數據,對可重構區進行配置以實現新的功能。
  • 關鍵字: 配置  GSM  FPGA  

基于FPGA的虛擬邏輯分析儀設計與實現

  • 闡述了一種基于FPGA的虛擬邏輯分析儀的設計,采用高性能的FPGA器件,再利用PC機的強大處理功能,配合LabVIEW圖形化語言開發實現。由于虛擬邏輯分析儀的部分硬件功能軟件化,使硬件電路大為簡化,提高了可靠性,同時降低了成本,具有一定的教學和科研價值。
  • 關鍵字: 邏輯分析儀  LabVIEW  FPGA  

基于DSP+CPLD的嵌入式車牌識別系統硬件電路設計

  • 基于數字信號處理器(DSP)TMS320VC5416和復雜可編程邏輯器件(CPLD)的嵌入式車牌識別系統的硬件設計,利用視頻處理芯片SAA7111作為視頻A/D,在CPLD的控制下將采集到的圖像數據寫入幀存儲器中,DSP對圖像數據進行實時分析處理。采用“乒乓”存儲結構,實現了圖像數據的采集和處理的并行運行。識別結果通過串口傳到上位機或者保存在E2PROM中,實現了車牌識別系統脫機、聯機工作,在實時高速圖像處理系統中有廣泛的工程技術應用前景。
  • 關鍵字: 車牌識別系統  嵌入式  CPLD  
共7078條 91/472 |‹ « 89 90 91 92 93 94 95 96 97 98 » ›|

cpld/fpga介紹

您好,目前還沒有人創建詞條cpld/fpga!
歡迎您創建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473