久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> ddr-sdram

ddr-sdram 文章 最新資訊

基于EPM1240的SDRAM控制器的設計

  • 摘要:SDRAM的讀寫邏輯復雜,最高時鐘頻率達100 MHz以上,普通單片機無法實現復雜的SDRAM控制操作,復雜可編程邏輯器件CPLD具有編程方便,集成度高,速度快,價格低等優點。因此選用CPLD設計SDRAM接口控制模塊,簡化
  • 關鍵字: 設計  控制器  SDRAM  EPM1240  基于  

Enpirion最新轉換器突破傳統DDR電源解決方案

  •   業界最小負載點直流—直流轉換器領先創新者Enpirion 公司發布了其 DDR 存儲器終端電源的電源集成電路 (IC) 產品組合的新成員。Enpirion EV1320 是 2A (sink/source) DDR 終端轉換器,最高效率達到 96%——比傳統 LDO(低壓差)穩壓器解決方案省電 1.4 瓦,同時擁有低成本、小尺寸的優點。早在產品的官方版本發布之前,客戶就開始享受 EV1320 帶來的好處了——許多應用都配置了該裝置,包括 ul
  • 關鍵字: Enpirion  DDR  

汽車音響導航系統中DDR高速信號的PCB設計

  • 在以往汽車音響的系統設計當中, 一塊PCB上的最高時鐘頻率在30~50MHz已經算是很高了,而現在多數PCB的時鐘頻率超過100MHz,有的甚至達到了GHz數量級。為此,傳統的以網表驅動的串行式設計方法已經不能滿足今天的設計要
  • 關鍵字: DDR  PCB  汽車音響  導航系統    

基于Xilinx ISE的DDR SDRAM控制器的設計與實現

  • 在高速信號處理系統中,需要緩存高速、大量的數據,存儲器的選擇與應用已成為系統實現的關鍵所在。DDR SDRAM是一種高速CMOS、動態隨機訪問存儲器,它采用雙倍數據速率結構來完成高速操作。DDR SDRAM一個時鐘周期只能傳輸一個數據位寬的數據,因此在相同的數據總線寬度和工作頻率下,DDR SDRAM的總線帶寬比DDR SDRAM的總線帶寬提高了一倍。
  • 關鍵字: 存儲器  DDR SDRAM  

賽靈思Kintex-7 FPGA DDR3接口性能演示

嵌入式DSP訪問片外SDRAM的低功耗設計研究

  • 嵌入式DSP訪問片外SDRAM的低功耗設計研究,DSP有限的片內存儲器容量往往使得設計人員感到捉襟見肘,特別是在數字圖像處理、語音處理等應用場合,需要有高速大容量存儲空間的強力支持。因此,需要外接存儲器來擴展DSP的存儲空間。在基于DSP的嵌入式應用中,存儲
  • 關鍵字: 設計  研究  功耗  SDRAM  DSP  訪問  嵌入式  

利用FPGA解決TMS320C54K與SDRAM的接口問題

  • 在DSP應用系統中,需要大量外擴存儲器的情況經常遇到。例如,在數碼相機和攝像機中,為了將現場拍攝的諸多圖...
  • 關鍵字: FPGA  TMS320C54K  SDRAM  

PDMA在測試SDRAM控制器中的應用

  • PDMA在測試SDRAM控制器中的應用,我們設計了一個PDMA(Programmable Direct Mem o ry Access)用于測試SDRAM控制器的性能。在SoC中,SDRAM控制器往往跟多個IP模塊(圖形處理單元,音頻處理單元等)交換數據,采用多個PDMA通道同時訪問Memory可以真實
  • 關鍵字: 應用  控制器  SDRAM  測試  PDMA  

電源設計技巧:DDR內存電源

  • CMOS邏輯系統的功耗主要與時鐘頻率、系統內各柵極的輸入電容以及電源電壓有關。器件形體尺寸減小后,電源...
  • 關鍵字: 電源設計  DDR  內存電源  

電源設計小貼士 41:DDR 內存電源

  • CMOS 邏輯系統的功耗主要與時鐘頻率、系統內各柵極的輸入電容以及電源電壓有關。器件形體尺寸減小后,電源電壓也隨之降低,從而在柵極層大大降低功耗。這種低電壓器件擁有更低的功耗和更高的運行速度,允許系統時鐘頻
  • 關鍵字: 電源  內存  設計  DDR  

基于VHDL的SDRAM接口設計

  • 基于VHDL的SDRAM接口設計,RAM通常用于數據和程序的緩存,隨著半導體工業的發展,RAM獲得了飛速的發展,從RAM、DRAM(Dynamic RAM,即動態RAM)發展到SDRAM(Synchronous Dynamic RAM,即同步動態RAM),RAM的容量越來越大、速度越來越高,可以說存
  • 關鍵字: 設計  接口  SDRAM  VHDL  基于  

深入研究DDR電源

  • DDR存儲器的發展歷程 由于幾乎在所有要求快速處理大量數據(可能是計算機、服務器或游戲系統)的應用中都要求 ...
  • 關鍵字: DDR  電源  

使用Xilinx的Spartan-6 FPGA作DDR芯片測試

  • 目前廣泛使用的計算機內存芯片是DDR(雙倍數據率同步動態隨機存儲器)[1]。它的最新品種DDR3單片容量已經可以...
  • 關鍵字: DDR  測試  

使用Xilinx公司的Spartan-6 FPGA作DDR芯片測試

  • 使用Xilinx公司的Spartan-6 FPGA系列芯片所提供的MCB,在生成控制模塊時設置不同參數,可以輕而易舉的實現對不同型號的DDR存儲芯片的測試,數據率可高達800Mb/s以上。由于時間利用率比使用計算機主板測試DDR芯片高得多,所以可以極大地節約測試時間。
  • 關鍵字: Xilinx  FPGA  DDR  201109  

SDRAM接口時序和PCB布線長度的分析

  • 隨著系統復雜度的提高,SDRAM的運行速度也越來越快,對PCB布線帶來了影響,僅僅使用一些經驗法則來設計SDRAM走線并不能完全保證系統的穩定。不同的芯片有不同的時序要求,對走線的要求也是有差別,需要從理論上分析SDRAM時序和PCB走線長度之間的關系。
  • 關鍵字: SDRAM  PCB  201109  
共239條 10/16 |‹ « 7 8 9 10 11 12 13 14 15 16 »
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473