隨著電子元件的性能和集成度不斷提高而價格卻不斷降低,電子控制單元的發展正一日千里。隨著各種技術和應用大量涌現,從家電領域到工業自動化生產線,大家關注的重點還是在增加設計和提高電源效率的同時能減少設計、開發和整體的系統成本。
與此同時,運動控制應用的復雜程度也越來越高,已從簡單的開/關型控制向在高度集成環境中具備精確控制的可變速應用發展。無論是交流、直流、有刷和無刷電機的各種控制電路主要由三部分構成:人機界面、微控制器(MCU) 和控制邏輯。對于閉環運動控制,傳感器接口是外加的一個元件(圖1)。將
關鍵字:
FPGA 運動控制 MCU 傳感器 PWM CAN QEI
引言
對嵌入式軟件構件平臺而言,其支撐平臺首先是一個嵌入式實時多任務操作系統,其次為整個軟件構件的設計提供開發工具和集成環境。在支撐平臺的設計過程中,可以借鑒領域工程的思想,將整個嵌入式實時多任務操作系統設計成一個系統級的軟件構件庫。這樣不但實現了嵌入式操作系統的可裁剪性,而且由于從嵌入式操作系統到應用程序的設計都是基于離散化的軟件構件,因此方便了嵌入式控制應用軟件設計時的集成和調試。為了方便軟件構件的管理,可以將系統級和應用級的軟件構件庫綜合成一個功能完備的軟件構件庫。它包括從嵌入式控制系統的
關鍵字:
嵌入式 軟件構件平臺 操作系統 DSP
賽靈思公司(Xilinx, Inc.)推出針對LTE無線系統的性能優化可編程Turbo編碼解決方案。利用Spartan® 和 Virtex®現場可編程門陣列(FPGA)嵌入的數字信號處理(DSP)能力, 新推出的Xilinx 3GPP LTE Turbo 編碼器和解碼器LogiCORE™ 產品提供了高達200 Mbps的吞吐能力,可滿足不斷演化的長期演進(LTE)標準對現代無線系統提出的語音和日益增長的數據通信要求。
Turbo碼最初專為3G無線系統的商用
關鍵字:
Xilinx LTE Turbo FPGA DSP 編碼器 解碼器
語言是人類相互溝通信息的重要工個。隨著現代科學技術的發展,特別是語音通信和各種語音產品的廣泛普及,語音信號的數字化處理在越來越多的領域中發揮著巨大的作用。目前,各種以語言信號數字處理為特點的商品已經進入市場,商品化的語音信號處理機也已問世,如KAY公司的CSL TM(Computerized Speech Lab)。
一個完備的語音信號處理系統不但要具備語音信號的采集和回放功能,而且更重要的是要能完成復雜的語音信號分析和處理算法。通常這些算法運算量大,且又要滿足實時或準實時的快速高效處理要求,因
關鍵字:
DSP 語音 信號處理
過去一段時間以來,收益遞減法則(Law of Diminishing Return)在傳統處理器架構的進展方面已經明顯體現出來。每一代新工藝幾何尺寸和新興微架構的進步,在相應性能上所能帶來的增益正在逐漸減少──顯然,借助更快速度以實現摩爾定律的方法不再靈驗!功耗和微架構改良的限制,使單一處理器的發展前景受挫,業界的關注焦點已轉向多處理器或多核芯片架構的開發潛力。
由于多核主要是用于克服單處理器系統局限性的,所以很多人認為,采用多核純粹是出于性能方面的考慮。但以picoChip的經驗來看,多核技術
關鍵字:
多核 收益遞減法則 DSP 處理器
盲信號分離是信號處理領域的熱點問題,涌現了許多成熟的算法,但它的硬件實現相對比較滯后。文章利用美國TI公司新一代的TMS320C64x數字信號處理芯片的多通道緩沖串口和增強型直接存儲器訪問(EnhancedDirectMemoryAccess,EDMA)的特點,并結合DSP/BIOSⅡ實時操作系統,設計出了嵌入式混合語音采集與盲分離系統。該系統結構簡單、易于集成、實時性好。
關鍵字:
分離 系統 設計 采集 語音 TMS320C64x DSP/BIOS 嵌入式
引言
近年來,實時信號處理的要求越來越高,所用系統要求具有處理大量數據的能力,這就要求系統硬件要達到很高的運算速度,并且軟件處理程序也要盡可能優化,以保證系統的實時性。本文基于FPGA和ADSP-TS101S所實現的一種高速數據并行處理系統,可以進行實時連續波和脈沖波的處理,并將連續波的頻譜和脈沖波脈沖幅度信息、脈前時刻、脈寬及載頻打包輸出。整個系統的輸出延時被控制在1ms之內。
系統任務及系統結構
系統任務
系統頻譜分析電路組成結構如圖1所示。前端輸入為高頻寬帶模擬信號經過數
關鍵字:
FPGA DSP 信號處理 DMAR DMA
0 引 言
現代測量系統中,傳感器的工作性能直接影響整個系統。由于受外界因素的影響,傳感器大多具有非線性特性,致使測量儀表或系統的輸入與輸出之間不能保證很好的線性關系。除了采取硬件補償電路外,對于軟件補償算法的研究受到更多的重視。由于受數據總線寬度和工作頻率的影響,軟件算法補償的研究更多是在計算機上仿真實現的,而現場的測量系統往往建立在單片微處理器的基礎上。微電子技術的迅速發展,使得集成電路設計和工藝技術水平得到很大的提高,片上系統(system on a programma-ble chip,
關鍵字:
SoPC 傳感器 測量 FPGA 非線性軟件校正
WIMAX是基于IEEE 802.16標準的寬帶無線接入城域網技術,根據IEEE 802. 16標準,用Verilog HDL設計了PCI接口電路。
并在FPGA上實現了PCI接口的功能,重點描述了狀態機控制模塊的設計和仿真結果,使用EDA技術提高了開發速度,滿足了系統的要求。
1. 引言
隨著計算機控制技術在各個領域的深入應用,為計算機與被控設備之間提供方便、實用通信方法的PCI(Peripheral Component Interconnection)總線
關鍵字:
WiMAX PCI FPGA SOC
SiliconBlue?今日發表創新的超低功耗單芯片FPGA器件,此產品為電池供電的消費性電子應用建立了業界新標準,無論是在價格、功耗、體積以及與ASIC同級的邏輯能力,都締造了前所未有的成果。此全新的單芯片 iCE? FPGA系列采用臺積電的65納米LP(Low Power, 低功率)標準CMOS工藝,整合了該公司的NVCM(Non-Volatile Configuration Memory, 非易失性配置存儲器) 專利技術,能減少額外使用閃存PROM(可編程只讀存儲器)的成
關鍵字:
FPGA SiliconBlue 低功耗 CMOS PLD
2008年6月2日北京,Altera公司宣布,Cyclone III版Nios II嵌入式評估套件獲得兩項2008年度技術選擇獎——eg3.com的FPGA和工具類編輯選擇獎和讀者選擇獎。
技術選擇獎授予創新技術以及通過實踐努力幫助工程師應用這些新技術的公司。技術選擇獎涉及到關鍵技術領域,包括虛擬化技術、嵌入式處理器、嵌入式工具、FPGA和工具、無線和MicroTCA等。
Nios II嵌入式評估套件是功能豐富的低成本平臺,以快速簡單的“動手實踐&rdq
關鍵字:
Altera Nios II 嵌入式 FPGA
歐洲提出的數字視頻地面廣播(DVB-T)采用編碼正交頻分復用COFDM(Coded Orthogonal Frequency Division Multiplexing) ,即:DVB-T COFDM。COFDM系統可以有效提高頻譜利用率,在時間擴散環境中盡可能抑制因多徑傳輸而產生的符號間干擾和碼間干擾。選擇DVB-T標準的國家除英國、法國、西班牙、瑞典等歐洲國家外,還有澳大利亞、新西蘭、新加坡、印度等國家和地區。
本文基于DVB-T標準設計并實現了一個COFDM調制器。設計中,使用了Alter
關鍵字:
數字視頻 FPGA DVB-T調制器
引言
目前在高速公路、交通、電子警察、監控、安防、工業自動化、電力、海關、水利、銀行等領域視頻圖像、音頻、數據、以太網、電話等光端機開始普遍大量應用。
由于數字光端機具有傳輸信號質量高,沒有模擬調頻、調相、調幅光端機多路信號同傳時交調干擾嚴重、容易受環境干擾影響、傳輸質量低劣、長期工作穩定性差的缺點,因此許多大型重點工程已普遍采用數字光端機。
系統框架與工作原理
整個系統由核心控制模塊FPGA、音頻采樣編解碼模塊、視頻分離模塊、視頻放大模塊、視頻A/D和D/A轉換模塊、并串/串
關鍵字:
光端機 FPGA
歐洲提出的數字視頻地面廣播(DVB-T)采用編碼正交頻分復用COFDM(Coded Orthogonal Frequency Division Multiplexing) ,即:DVB-T COFDM。COFDM系統可以有效提高頻譜利用率,在時間擴散環境中盡可能抑制因多徑傳輸而產生的符號間干擾和碼間干擾。選擇DVB-T標準的國家除英國、法國、西班牙、瑞典等歐洲國家外,還有澳大利亞、新西蘭、新加坡、印度等國家和地區。
本文基于DVB-T標準設計并實現了一個COFDM調制器。設計中,使用了Alter
關鍵字:
FPGA DVB-T COFDM 變頻器
dsp+fpga介紹
您好,目前還沒有人創建詞條dsp+fpga!
歡迎您創建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473