久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+mpu+mcu

fpga+mpu+mcu 文章 最新資訊

IC業(yè)在拐點生存

  • 分析了IC業(yè)的眾多特點,例如從90nm向65nm、45nm、32nm、22nm等拐點演進的困難,以及ESL、DFM拐點,制造是設計的拐點,F(xiàn)PGA與ASIC之間的拐點等熱門問題。
  • 關鍵字: EDA  65nm  45nm  22nm  光刻  處理器  FPGA  ASIC  200808  

TI推出具有MCU存儲器收發(fā)器以及USB 控制器的2.4-GHz 片上系統(tǒng)

  •   CC2511x(CC2510x 產(chǎn)品系列的姐妹產(chǎn)品)具有全速 USB 控制器。CC2511x 器件分為 3 個版本(8/16/32kB 快閃存儲器和1/2/4kB RAM 存儲器),除了支持強制端點 0 外,其還可支持 5 個 USB 端點。DMA 控制器可用于在主存儲器和沒有 MCU 干擾的 USB 控制器之間進行數(shù)據(jù)傳輸。由于 2.4-GHz 收發(fā)器可支持高達 500kSPS 的數(shù)據(jù)速率,因此,對于USB 適配器(無線耳機、鍵盤、鼠標、Presenter)以及需要與 USB 連接以進行固件升級的其
  • 關鍵字: TI  片上系統(tǒng)  MCU  存儲器  

基于FPGA和AD1836的I2S接口設計

  • 本文以FPGA為控制單元,完成了AD1836中D/A部分的I2S接口設計,它在數(shù)字音頻系統(tǒng)的設計中有一定的參考和實用價值。該設計已經(jīng)成功運用在某話路特性綜合測試系統(tǒng)中,性能良好。
  • 關鍵字: FPGA  1836  I2S  AD    

Altera FPGA開發(fā)板為XLoom提供誤碼率測試環(huán)境

  •   進一步展示其FPGA靈活性和通用性,Altera公司宣布,XLoom通信公司采用Stratix® II GX FPGA信號完整性開發(fā)套件來提供獨特的誤碼率(BER)測試環(huán)境。和傳統(tǒng)的BER測試設備相比,Altera基于FPGA的開發(fā)板支持XLoom以更高的性價比來測試芯片級光電互聯(lián)模塊。這一獨特的測試環(huán)境更貼近實際的客戶狀態(tài),同時進一步節(jié)省了空間,降低了功耗。   傳統(tǒng)的BER測試儀成本高達100,000美元,而Stratix II GX FPGA信號完整性開發(fā)套件在這方面的成本節(jié)省了90%
  • 關鍵字: Altera  FPGA  開發(fā)套件  XLoom  

基于FPGA的空間存儲器的糾錯系統(tǒng)

  •   1、引言   阿爾法磁譜儀(Alpha Magnetic Spectrometer,AMS)實驗室是丁肇中博士領導的由美、俄、德、法、中等16個國家和地區(qū)共300多名科學家參加的大型國際合作項目。它是國際空間站上唯一大型物理實驗,是人類第一次在太空中精密地測量高能量帶電原子核粒子的實驗。其目的是為尋找反物質(zhì)所組成的宇宙和暗物質(zhì)的來源以及測量宇宙線的來源。   但是對于AMS實驗的空間電子系統(tǒng),同樣會受到高能粒子的襲擊,導致存儲器的內(nèi)容發(fā)生變化,改寫半導體存儲器件的邏輯狀態(tài),導致存儲單元在邏輯&ls
  • 關鍵字: FPGA  存儲器  AMS  編碼  譯碼  

Actel推出Libero集成開發(fā)環(huán)境 8.4

  •   Actel公司宣布其Libero® 集成開發(fā)環(huán)境 (IDE) 增添全新的功耗優(yōu)化和增強的設計創(chuàng)建功能。全新的Libero IDE 8.4針對基于 Flash的IGLOO®、IGLOO PLUS和 ProASIC®3L現(xiàn)場可編程門陣列 (FPGA),提供由1.14V至 1.575V的FPGA內(nèi)核工作電壓范圍,為設計人員提供額外的內(nèi)核電壓選擇,以實現(xiàn)更低的功耗。新版本Libero IDE改進了SmartPower功耗分析工具,便于比較同一設計的多種設計實現(xiàn)和器件不同工作條件下的狀況
  • 關鍵字: Actel  IDE  Libero  FPGA  集成開發(fā)環(huán)境  

靈活的MCU架構實現(xiàn)產(chǎn)品的輕松升級

  •   隨著市場競爭的日益激烈,如何使新產(chǎn)品更快投入市場,成為工程設計人員越來越關注的問題。在推出滿足更高性能需求的升級產(chǎn)品時,原有設計的靈活性成為了關鍵。高度靈活的設計可以有效縮短設計周期,使新產(chǎn)品快速進入市場,還可以實現(xiàn)投入最小化,從而獲得更高的利潤。   兼容性降低升級投入   升級產(chǎn)品往往應具有更高的性能、集成度、更低的功耗和更豐富的外設。如何以最少的投入滿足這些新的需求呢?如果新產(chǎn)品的設計可以充分利用現(xiàn)有外圍設備的知識產(chǎn)權(IP),那么在現(xiàn)有產(chǎn)品上的投資在移植時就會得到保持,外圍設備驅(qū)動軟件仍可
  • 關鍵字: MCU  升級  架構  內(nèi)核  

Altera在40nm:抖動、信號完整性、功耗和工藝達到最佳的收發(fā)器

  •   1. 引言   在摩爾定律的推動下,半導體行業(yè)技術發(fā)展非常迅速,集成電路晶體管數(shù)量每兩年翻倍,對器件或者系統(tǒng)之間的通信鏈路數(shù)據(jù)速率要求越來越高。而工藝節(jié)點的減小又促進了摩爾定律。減小體積可以在單位邏輯中容納更多的功能,提高工作速率、邏輯密度和集成度,同時降低了。通常采用高級設計方法和工藝技術來提高數(shù)據(jù)速率,支持固網(wǎng)和無線通信、計算機、存儲、軍事應用以及廣播電子系統(tǒng)發(fā)送接收大量數(shù)據(jù),以滿足不斷增長的數(shù)據(jù)傳輸和帶寬要求。   微處理器和FPGA等前沿產(chǎn)品采用了65-nm工藝技術。這些產(chǎn)品的后續(xù)型號將采
  • 關鍵字: 半導體  FPGA  微處理器  I/O  

微控制器發(fā)展、過去和將來

  •   對于選擇微控制器進行設計的系統(tǒng)設計師來說,可獲得的大量的不同型號的MCU會讓選型工作變得復雜。SiliconLabs已經(jīng)發(fā)布了工作電壓低至0.9V的一款8位MCU,德州儀器有許多款針對16位MSP430的低功耗應用,英飛凌和飛思卡爾有針對汽車應用的多款MCU方案,而Atmel的AVR單片機和Microchip的PIC系列單片機一直在推陳出新,新的32位ARM核Cortex-M3處理器已經(jīng)發(fā)布,古老的8位8051核還是在不同微控制器中占領主流地位,而市場老大瑞薩可以針對多種應用領域提供方案。  
  • 關鍵字: 微控制器  MCU  低功耗  SoC  flash  

ARM7與FPGA在工業(yè)控制的結(jié)合

  •   工業(yè)控制中往往需要完成多通道故障檢測及多通道命令控制(這種多任務設置非常普遍),單獨的CPU芯片由于其外部控制接口數(shù)量有限而難以直接完成多路檢控任務,故利用ARM芯片與FPGA相結(jié)合來擴展檢控通道是一個非常好的選擇。這里介紹用Atmel公司ARM7處理器(AT91FR40162)和ALTERA公司的低成本FPGA芯片(cyclone2)結(jié)合使用完成多通道檢控任務的一種實現(xiàn)方法。   各部分功能簡介   圖1為此系統(tǒng)的結(jié)構連接框圖。如圖所示,ARM芯片與FPGA芯片之間通過數(shù)據(jù)總線、地址總線及讀寫控
  • 關鍵字: 工業(yè)控制  ARM  FPGA  處理器  

基于ARM的嵌入式系統(tǒng)中從串配置FPGA的實現(xiàn)

  •   1 引言   ARM(Advanced RISC Machines)既可以認為是一個公司。也可以認為是對一類微處理器的統(tǒng)稱,還可以認為是一項技術。基于ARM技術的微處理器應用約占據(jù)了32位RISC微處理器75%以上的市場份額,ARM技術正在逐步滲入到人們生活的各個方面[1]。到目前為止,ARM微處理器及技術已經(jīng)廣泛應用到各個領域,包括工業(yè)控制領域、網(wǎng)絡應用、消費類電子產(chǎn)品、成像和安全產(chǎn)品等。   FPGA(Field Programmable Gate Array)是一種高密度現(xiàn)場可編程邏輯器件,
  • 關鍵字: ARM  嵌入式  FPGA  SRAM  

基于FPGA的數(shù)據(jù)無阻塞交換設計

  •   0 引言   隨著FPGA和大規(guī)模集成電路的發(fā)展,數(shù)據(jù)交換的實現(xiàn)有了新的方法。在該設計中,F(xiàn)PGA完成串口數(shù)據(jù)信號(TXD、RXD)的交換,專用的時隙交換芯片完成串口握手線(RTS、CTS、DTR、DSR、DCD、RI)的交換。內(nèi)部有硬件沖突監(jiān)測功能,能夠自動檢測到2個終端同時連接到同一個信道或2個信道連接到同一個終端,并自動將舊的連接狀態(tài)拆除,建立新的鏈路。這樣就使原來的連接終端進入空閑狀態(tài),保證終端和信道時間軸上的無縫隙切換。通過判斷RI的狀態(tài),它還可以監(jiān)視信道DCE的狀態(tài),判斷出信道是否有請求
  • 關鍵字: FPGA  集成電路  數(shù)據(jù)交換  串口  

FPGA躋身汽車系統(tǒng)關鍵應用領域

  •   消費者迫切需求的輔助駕駛系統(tǒng)技術需要具有先進精密功能且外形尺寸又非常小的高可靠性元件。由于這些系統(tǒng)尺寸很小,而且彼此非常靠近,因此還要求器件具有超低功耗和良好的耐久性。空間受限的系統(tǒng)在設計方面存在的熱可靠性問題可通過采用較少的元件及超低的功耗來解決。Actel公司以Flash為基礎的ProASIC3 FPGA具有固件錯誤免疫力、低功耗和小外形尺寸等優(yōu)勢,因而消除了FPGA(現(xiàn)場可編程門陣列)用于安全關鍵汽車應用領域的障礙。   汽車工程師過去通常依賴于MCU(微控制器)和定制ASIC(專用集成電
  • 關鍵字: FPGA  ASIC  MCU  ProASIC3  半導體器件  

基于FPGA+DSP的實時圖像處理平臺的設計與實現(xiàn)

  • 藥用管制瓶在灌裝前必須進行多個指標檢測。針對實際生產(chǎn)的需要,基于FPGA和DSP,提出并設計了小型化、低功耗的多通道高速實時圖像采集、處理和顯示系統(tǒng)。給出了影響系統(tǒng)性能的主要因素。
  • 關鍵字: 平臺  設計  實現(xiàn)  圖像處理  實時  FPGA  DSP  基于  

基于USB和DSP的數(shù)據(jù)采集系統(tǒng)的設計

  • 摘要:介紹了一種利用USB2.0的高速傳輸特性,基于USB和DSP的數(shù)據(jù)采集系統(tǒng)。詳細論述了系統(tǒng)的總體結(jié)構、部分硬...
  • 關鍵字: USB  DSP  FPGA  
共10171條 605/679 |‹ « 603 604 605 606 607 608 609 610 611 612 » ›|

fpga+mpu+mcu介紹

您好,目前還沒有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業(yè)會員服務 - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473