久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> iar embedded workbench for risc-v

iar embedded workbench for risc-v 文章 最新資訊

內卷紅海突圍!全志以 “性價比利刃” 斬獲36.76%業績增長,全志T536實力解碼

  • ? ? ? ? ?當下市場,“卷” 已成為企業生存的常態命題。企業既要應對客戶對成本的嚴苛要求,又要在性能體驗上滿足市場期待,不少企業在 “降本” 與 “提質” 的平衡木上走得步履維艱。? ? ? ? ?然而,全志科技卻在這樣的大環境中實現了逆勢增長 ——2024 年業績同比漲幅高達36.76%!在眾多行業唱衰的背景下,全志為何能交出如此亮眼的成績單?其核心競爭力就在于旗下處理器的 “極致性價比” 優勢。在
  • 關鍵字: 全志科技  全志T536  RISC-V  

IAR與Quintauris攜手推進RISC-V汽車實時應用的功能安全軟件開發

  • 全球領先的嵌入式系統開發軟件解決方案供應商IAR近日宣布,與全球RISC-V解決方案供應商Quintauris正式建立合作伙伴關系。通過本次合作,IAR嵌入式開發平臺將成為Quintauris RT-Europa參考架構方案的一部分。該合作將充分發揮IAR經過功能安全認證的編譯器優勢,并為未來在RISC-V汽車實時應用中集成自動化構建工具、高級調試與測試技術奠定基礎。IAR可信賴的工具鏈與Quintauris的RISC-V參考架構相結合,將為開發者提供一個功能強大、可直接用于生產的開發環境,既能加快軟件開
  • 關鍵字: IAR  Quintauris  RISC-V  功能安全軟件  

如何設計一套指令集(ISA):從契約到實現的工程方法

  • 0. 引子:為何此時談 ISA 設計?過去十年,RISC?V 的興起把“自定義指令集”的門檻大幅拉低,新的 ISA/擴展設計者暴增。然而,“一套好 ISA 的要義是什么?”幾乎沒有系統的教材可循。作者結合多次 ISA/擴展實踐,試圖給出一個面向工程的回答。1. 三個層級:ABI、架構與微架構編程者看到的平臺細節分三層:ABI(應用二進制接口):約定編譯器如何使用可見的硬件特性。可為單一編譯器私有,也可作為多編譯器互通的行業約定。架構(Architecture):硬件對軟件的全部保證——包括設備枚舉、終端中
  • 關鍵字: RISC-V  

先進開發工具賦能國產車規級MCU在新能源汽車動力系統落地

  • 動力系統是新能源汽車的核心單元之一,車規級MCU在其中扮演著極其重要的角色,其功能包括電機驅動與控制、電池管理、能量回收與優化、安全與診斷等。根據中國汽車工業協會的統計,2025年前三季度,我國?新能源汽車?的產量達到了1124.3萬輛,同比增長35.2%。隨著國產新能源汽車產量的迅速提升和出口量的迅猛增長,行業需要更強大的本地化車規MCU供應體系,以及全球化的研發資源系統。針對新能源汽車行業快速發展帶來的巨大機會和相關挑戰,臻驅科技作為新能源汽車動力總成中雙電機控制器領域的領先企業,積極推動以創新實現關
  • 關鍵字: 車規級MCU  汽車動力系統  IAR  

達摩院玄鐵拓展RISC-V高性能生態,旗艦處理器獲Ubuntu全面支持

  • 當地時間10月23日,在硅谷舉行的RISC-V北美峰會上,達摩院玄鐵宣布推出全新的Flex系列(Flex Series)可擴展平臺,支持企業用戶對玄鐵處理器自定義加速,促進RISC-V架構在AI和其他行業應用在特定加速場景下的靈活創新。此外,達摩院玄鐵加快構建RISC-V高性能生態,新一代旗艦處理器C930正與Arteris旗下Ncore互連方案、Canonical旗下Ubuntu操作系統開展深度適配。  RISC-V北美峰會是全球半導體行業盛會,投身開源指令集架構建設的技術專家、產業
  • 關鍵字: 達摩院玄鐵  RISC-V  處理器  Ubuntu  

CAST通過新的Catalyst 計劃簡化RISC-V嵌入式處理器 IP 的采用

  • 半導體 IP 提供商 CAST, Inc. 于 2025 年 10 月 22 日在加利福尼亞州圣克拉拉舉行的 RISC-V 峰會上推出了其催化劑?計劃,旨在加速將開源處理器架構集成到資源受限的設備中。該計劃解決了嵌入式系統開發人員的一個持續痛點:RISC-V 處理器的壓倒性可配置性。通過提供預先調整的、可立即部署的 IP 核以及靈活的許可和專家支持,CAST 旨在消除復雜性,從而在物聯網傳感器、可穿戴設備和工業控制器等低功耗、成本敏感的應用中實現更快的原型設計和部署。RISC-V 是一種免版稅指令集架構,
  • 關鍵字: CAST  Catalyst  RISC-V  嵌入式處理器  IP  

Arteris與阿里巴巴達摩院深化合作,加速高性能RISC-V SoC設計

  • 阿里巴巴達摩院玄鐵RISC-V CPU IP與 Arteris 片上網絡 IP 的集成解決方案已經過預先驗證和優化,便于共同客戶在高端芯片上的部署。致力于加速系統級芯片 (SoC) 開發的領先系統 IP 提供商 Arteris 公司近日宣布與阿里巴巴達摩院玄鐵(業界領先的RISC-V CPU IP提供商)深化合作,雙方將共同推動高性能計算在邊緣AI、服務器、通信及汽車領域的應用,助力共同客戶加速芯粒和 SoC 的設計創新,并縮短客戶產品的上市時間。自Arteris于2024年加入達摩院無劍聯盟以來,雙方攜
  • 關鍵字: Arteris  阿里巴巴達摩院  RISC-V  

需求與設計的結合:RISC-V和下一波AI硬件

  • 關鍵外賣由于計算密度的提高、功率預算的收緊以及算法開發的快速步伐,人工智能正在推動對定制硬件解決方案的需求。RISC-V 作為一種開放的模塊化指令集架構,允許自定義指令集成并減少對單一供應商的依賴,解決了 x86 和 Arm 等固定指令集的局限性。Akeana 的定位是通過基于 RISC-V 的 IP 和專為人工智能量身定制的子系統引領市場,為開發人員提供加速創新和效率的基本工具和技術。人工智能 (AI) 正在改變計算的每一層,從訓練萬億參數模型的超大規模數據中心到執行實時推理的電池供電邊緣設備。硬件要求
  • 關鍵字: RISC-V  AI硬件  

“RISC-V商用落地加速營伙伴計劃”在北京亦莊發布 聚力推動RISC-V產品方案從原型走向商用落地

  • 9月25日,作為2025北京微電子國際研討會暨IC WORLD大會的重要專題論壇,RDI生態·北京創新論壇·2025在北京亦莊舉行。本次論壇以“挑戰·對策·破局·加速”為主題,匯聚產業鏈上下游代表,圍繞RISC-V在垂直場景下的商業化路徑及策略展開深度研討,共同推動RISC-V從原型產品向規模商用落地邁進。論壇現場會上,工業和信息化部電子信息司二級巡視員周海燕,北京市經濟和信息化局總工程師李輝,北京經開區管委會副主任、北京市集成電路重大項目辦公室主任歷彥濤,RISC-V工委會戰略指導委員會主任倪光南,RI
  • 關鍵字: RISC-V  IC World  

SiFive推出全新RISC-V IP,融合標量、向量與矩陣運算

  • SiFive 近日正式推出第二代 Intelligence? 系列,進一步強化其在 RISC-V AI IP 領域的技術領先優勢。此次發布的五款新產品,專為加速數千種 AI 應用場景中的工作負載而設計。該系列包括兩款全新產品——X160 Gen 2 與 X180 Gen 2,以及升級版 X280 Gen 2、X390 Gen 2 和 XM Gen 2。所有新產品均具備增強的標量、向量處理能力,其中 XM 產品還加入了矩陣處理功能,專為現代AI工作負載設計。其中,X160 Gen 2 與 X180 Gen
  • 關鍵字: SiFive  RISC-V IP  

IAR借助在瑞薩RH850U2A MCU MCAL支持,加速汽車軟件開發

  • 全球領先的嵌入式系統開發軟件解決方案供應商IAR近日宣布,瑞薩最新推出的具備量產條件的RH850/U2A MCAL(微控制器抽象層)軟件包,已全面支持IAR的RH850工具鏈(v2.21.2功能安全版)。瑞薩RH850/U2A MCU專為高性能、功能安全和低功耗的汽車應用而打造,廣泛應用于高級駕駛輔助系統(ADAS)、車身控制和電動汽車平臺等領域。RH850/U2A ASIL D MP MCAL軟件包可以通過瑞薩獲取。它包含基于AUTOSAR R22-11的配置和示例驅動程序,并支持IAR編譯器作為可用于
  • 關鍵字: IAR  瑞薩  RH850  U2A  MCU  汽車軟件  

超越傳統OOO:高性能RISC-V CPU基于時間、基于切片的方法

  • 關鍵高性能 CPU 設計正在從傳統的無序 (OOO) 執行架構轉向新的基于時間的 OOO 微架構,以解決電源效率低下、復雜性和不靈活的問題。RISC-V 和開源建??蚣艿呐d起促進了基于時間的調度的采用,克服了以前與專有工具鏈相關的障礙以及對社區驅動支持的需求。基于時間的 OOO 為客戶帶來的好處包括卓越的每瓦性能、可擴展性、簡化的驗證流程以及針對數據中心、移動、汽車和定制加速器中特定領域應用程序的增強定制。幾十年來,高性能 CPU 設計一直由傳統的亂序 (OOO) 執行架構主導。英特爾、Arm 和 AMD
  • 關鍵字: OOO  RISC-V  CPU  基于切片  

RISC-V,沖進DPU賽道

  • RISC-V 在 DPU 領域的崛起,為重塑行業競爭格局創造了難得契機。
  • 關鍵字: RISC-V  DPU  

Linus Torvalds 稱谷歌工程師提交的 RISC-V 代碼為“垃圾”,并表示它“讓世界變得更糟糕”

  • (圖片來源:GitHub 視頻 )Linux 的創造者和主要開發者 Linus Torvalds 已公開否決一位谷歌工程師提交的 RISC-V 代碼貢獻,稱其為“垃圾”。該代碼作為 pull 請求于周五提交,以納入 Linux 6.17 內核,但已被 Torvalds 因其質量差和提交過晚而堅決拒絕。在 pull 請求中,這兩個是致命的錯誤,而其他錯誤顯然已點燃了這位 Linux 創造者的著名短脾氣。針對谷歌安卓團隊成員 Palmer Dabbelt 提交的關于 6.17 合并窗口的 RISC-
  • 關鍵字: linux  Risc-V  谷歌  

傳奇 GPU 架構師拉賈·科杜里(Raja Koduri)的新創業公司利用 RISC-V 技術,并針對 CUDA 工作負載

  • (圖片來源:英特爾)來自 ATI Technologies、AMD、蘋果和英特爾等公司的傳奇 GPU 架構師 Raja Koduri 于周二表示,他成立了一家新的 GPU 初創公司,該公司今天從隱身模式中浮出水面。Oxmiq Labs 專注于開發 GPU 硬件和軟件 IP,并將其授權給感興趣的各方。事實上,軟件可能是 Oxmiq 業務的核心,因為它設計為與第三方硬件兼容。另一款基于 RISC-V 的“GPU”用于人工智能Oxmiq 開發了一個垂直整合的平臺,該平臺結合了 GPU 硬件 IP 和面
  • 關鍵字: RISC-V  AI  GPU  CUDA  
共689條 2/46 « 1 2 3 4 5 6 7 8 9 10 » ›|

iar embedded workbench for risc-v介紹

您好,目前還沒有人創建詞條iar embedded workbench for risc-v!
歡迎您創建該詞條,闡述對iar embedded workbench for risc-v的理解,并與今后在此搜索iar embedded workbench for risc-v的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473