具有抗混疊濾波器和184.32 MSPS采樣速率的高性能65 MHZ帶寬四通道中頻接收機
濾波器和接口設計程序
本文引用地址:http://cqxgywz.com/article/131809.htm本節介紹放大器/ADC與濾波器接口設計的常用方法。為了實現最佳性能(帶寬、SNR、SFDR等),放大器和ADC應對一般電路形成某些設計限制:
放大器應參考數據手冊推薦的正確直流負載,以獲得最佳性能。
放大器與濾波器的負載間必須使用正確數量的串聯電阻。這是為了防止通帶內的不良信號尖峰。
ADC的輸入應通過外部并聯電阻降低,并使用正確串聯電阻將ADC與濾波器隔離開。此串聯電阻也會減少信號尖峰。
此設計方法傾向于利用大多數高速ADC的相對較高輸入阻抗和驅動源的相對較低阻抗,將濾波器的插入損耗降至最低。
設計程序的詳情請參見電路筆記 CN-0227 和 CN-0238。












評論