久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > CPLD的DSP多SPI端口通信設計

CPLD的DSP多SPI端口通信設計

作者: 時間:2011-06-02 來源:網絡 收藏
4 實驗結果

本文引用地址:http://cqxgywz.com/article/150661.htm

  本采用全數字結構,易于用實現。以EPM7256為目標芯片,并實現了正確的數據傳輸。當56F801輸出的十六進制參數分別為頻率字DBOE,相位字0403,A相的占空比字04CE,B相的占空比字04CD時,波形輸出如圖7、圖8所示。圖7給出了信號發生器A相輸出信號的實測波形,信號占空比調節為20%;圖8給出了A相輸出信號1和B相輸出信號l的實測波形,兩相信號相位差調節為常用的90°。該實驗結果表明,參數傳輸正確,波形輸出良好。

  

信號發生器A相輸出信號的實測波形

  

A相輸出信號1和B相輸出信號l的實測波形

  結 語

  方式具有硬件連接簡單、使用方便等優點,應用廣泛。采取硬件和軟件相結合的措施,可以確保中數據流的同步,實現可靠。本文給出了端口通信的與實現過程,討論了其中的關鍵技術問題。SPI多端口通信方法基于實現,易移植,易于實現功能擴展,可廣泛應用于各種采用SPI通信方式的自動化裝置。


上一頁 1 2 3 下一頁

關鍵詞: 設計 通信 SPI DSP CPLD

評論


相關推薦

技術專區

關閉