久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 基于FPGA的數字選頻器設計

基于FPGA的數字選頻器設計

作者: 時間:2012-04-17 來源:網絡 收藏

通過網絡分析儀測試器下行模塊的頻率響應和群延時,如圖6,圖7所示。

本文引用地址:http://cqxgywz.com/article/190500.htm

g.jpg


從圖6可以看出,該器能夠實現比較好的功能,被選出的有效相鄰信道之間最小間隔能達到1 MHz;從圖7可以看出該系統的群延時比較小,表明設計的濾波器性能較好,信號失真較小,系統實時性較好,能夠滿足實際應用的要求。

4 結語
本文介紹了應用于GSM系統商放站的基于的八通道選頻器的沒計。數字選頻器應用于直放站中,能夠起到降低信道之間相互干擾的作用,儀放大選中的頻段信道,被選中的信道之間最小間隔能達到1 MHz,且群延時小,系統實時性好,具有較好的選頻效果,能夠滿足實際應用要求。該數字選頻器的設計采用低成本器件,小巧輕便,易安裝,成本低,具有良好的市場應用前景。


上一頁 1 2 3 4 下一頁

關鍵詞: FPGA 數字 選頻

評論


相關推薦

技術專區

關閉