久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > π/4-DQPSK差分解調器的數字化FPGA設計與實現

π/4-DQPSK差分解調器的數字化FPGA設計與實現

作者: 時間:2011-03-28 來源:網絡 收藏

f.JPG


經過混頻后進入的信號φ(t)的波形如圖3所示,設上支路為A,下支路為B。那么,經延遲移相后,其上、下兩支路分別為:
e.JPG
而乘法器的輸出為:
g.JPG
其A、B支路的乘法器輸出波形如圖4所示。表2所列為π/4-解調判決準則。

i.JPG

fpga相關文章:fpga是什么




關鍵詞: DQPSK FPGA 差分 解調器

評論


相關推薦

技術專區

關閉