久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 新品快遞 > 突破工藝邊界,奎芯科技LPDDR5X IP硅驗證通過,速率達9600Mbps

突破工藝邊界,奎芯科技LPDDR5X IP硅驗證通過,速率達9600Mbps

作者: 時間:2026-04-17 來源: 收藏

近日,自主研發的 PHY 在8nm工藝上順利完成流片驗證。實測不僅穩定達到速率,更超頻跑通10.8Gbps,展現出在先進工藝節點上挑戰極致帶寬的非凡能力,為高性能計算、AI邊緣計算等場景提供了高性價比的內存接口方案。

滿血性能:從標準到巔峰的跨越

圖片.png

2-rank DRAM測試子板掛載方案

本次流片驗證采用了掛載2-rank DRAM測試子板的方案,全面覆蓋了從低速到極速的工作場景。

滿血達標:該在1000Mbps至的速率范圍內實現了DLL的精準鎖定。

極致突破:在完成8533Mbps和標準讀寫測試的基礎上,該成功實現了10.8Gbps的超頻運行。

信號質量:示波器實測眼圖顯示(見下圖),在10.8Gbps超高帶寬下,眼圖清晰、裕量充足,PHY IO驅動能力與信號完整性優異。

圖片.png

10.8Gbps速率下實測眼圖,眼寬與眼高裕量充足 

技術深耕:全棧功能驗證通過

報告指出,該 IP在硬件電路與固件算法層面均達到了商用就緒標準:

核心電路穩健:PHY PLL工作正常,輸出頻率符合寄存器預期讀取值;ZQ電阻校準與IO配置均符合設計預期。

軟件算法成熟:關鍵的SW Training環節實現全項通過,包括DCC、CBT、Write Leveling以及復雜的Read/Write DQ 1D/2D Training。這確保了該IP能夠自動適配不同環境,為客戶提供“即插即用”的穩定體驗。

高負載支持:成功通過2-rank DRAM掛載測試,證明了其在大容量、重負載應用場景下的可靠性。

上述全棧功能驗證的通過,意味著該IP已具備商用就緒能力。對客戶而言,采用 IP:

l  在8nm工藝上即可獲得原本需更先進制程才能實現的內存帶寬;

l  “+完整訓練算法”大幅降低集成風險,縮短芯片上市周期。

1776403981717440.png

奎芯LPDDR5X IP:先進制程下的高性能之選

在高性能計算、智能座艙、邊緣AI應用及高端移動設備領域,內存帶寬和功耗已成為核心瓶頸。此次基于知名FAB 8nm工藝的LPDDR5X IP成功驗證,是IP業務為業界帶來的又一高性能產品。

未來,我們將繼續致力于為全球SoC廠商提供更具競爭力的先進連接方案,助力AI與高性能計算時代的產業升級。


評論


相關推薦

技術專區

關閉