久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > FPGA到高速DRAM的接口設計(04-100)

FPGA到高速DRAM的接口設計(04-100)

——
作者:Altera 公司 Lalitha Oruganti 時間:2008-03-28 來源:電子產品世界 收藏

  讀數據到系統時鐘的再同步

本文引用地址:http://cqxgywz.com/article/80852.htm

  接口設計的另一個問題是從DQS時鐘域到系統時鐘域變換讀數據。來自的讀數據首先在DQS時鐘域捕獲到存儲器控制器中。然后,此數據必須變化到系統時鐘域。為了保證正確地捕獲DQ信號在中,設計人員需要確定DQS和系統時鐘之間的偏移。

  必須根據下列因素計算偏移精度來進行最小和最大定時分析(圖2):

·從PLL時鐘輸出到引腳的延遲(TpD1);

·時鐘板跡線長度延遲(TpD2);

·來自時鐘的DQS存取視窗(來自DDR存儲器數據表的TDQSCK)延遲。;

·DQS板跡線長度延遲(tpD3);

·在到I/O元件中來自DQS引腳的延遲(tpD4);

·I/O元件寄存器的微時鐘到輸出數時間延遲(tco1);

·從I/O寄存器到再同步寄存器的延遲(tpD5)。



關鍵詞: Altera FPGA DRAM

評論


相關推薦

技術專區

關閉