久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

市場(chǎng)需求推動(dòng)FPGA、CPU、DSP走向融合

  •   實(shí)際上,推動(dòng)某項(xiàng)或幾項(xiàng)技術(shù)發(fā)展方向的真正動(dòng)力是市場(chǎng)與技術(shù)的綜合因素,技術(shù)本身或內(nèi)在的發(fā)展慣性并不是最重要的,或者說(shuō)并非唯一決定性因素。   
  • 關(guān)鍵字: FPGA  DSP  

基于多DSP并行處理的聲探測(cè)系統(tǒng)設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: DSP  TI  聲探測(cè)系統(tǒng)  多DSP并行處理  

基于DSP的交流異步電機(jī)高精度調(diào)速系統(tǒng)設(shè)計(jì)

  • 基于DSP的交流異步電機(jī)高精度調(diào)速系統(tǒng)設(shè)計(jì),摘要:針對(duì)交流異步電機(jī)的特性,設(shè)計(jì)了一套基于DSP的交流異步電機(jī)高精度調(diào)速系統(tǒng)。系統(tǒng)應(yīng)用矢量控制技術(shù)作為系統(tǒng)的總體控制方案,以TI公司電機(jī)控制專用的高速數(shù)字信號(hào)處理器(DSP)TMS320F2812為系統(tǒng)的核心處理器,三菱
  • 關(guān)鍵字: DSP  

基于DSP的數(shù)字預(yù)失真系統(tǒng)設(shè)計(jì)

  • 基于DSP的數(shù)字預(yù)失真系統(tǒng)設(shè)計(jì),摘要:為提高無(wú)線通信系統(tǒng)的通信質(zhì)量與效率,提出一種基于DSP自適應(yīng)數(shù)字預(yù)失真技術(shù)的系統(tǒng)設(shè)計(jì)。采用TI公司的低功耗、高性能數(shù)字信號(hào)處理器TMS320VC5502,有效提高了信號(hào)處理速度,減少了回路延時(shí)。根據(jù)信號(hào)的幅度,數(shù)
  • 關(guān)鍵字: DSP  放大器  

CEVA-TeakLite-III DSP 通過(guò)DTS-HD Master Audio Logo認(rèn)證

  •   所有基于CEVA-TeakLite-III之設(shè)計(jì)的性能及兼容性   全球領(lǐng)先的硅產(chǎn)品知識(shí)產(chǎn)權(quán)(SIP)平臺(tái)解決方案和數(shù)字信號(hào)處理器(DSP)內(nèi)核授權(quán)廠商CEVA公司宣布,其CEVA-TeakLite-III DSP內(nèi)核通過(guò)了DTS-HD Master Audio™ Logo認(rèn)證。這項(xiàng)認(rèn)證是在實(shí)際的CEVA-TeakLite-III DSP內(nèi)核硬件平臺(tái)上,利用全面優(yōu)化的軟件(SW)實(shí)現(xiàn)方案來(lái)完成的,可為高端音頻SoC開(kāi)發(fā)人員提供一種已獲驗(yàn)證的硬件和軟件解決方案,幫助其簡(jiǎn)化設(shè)計(jì)流程,大幅縮短
  • 關(guān)鍵字: CEVA  DSP  SIP  

Altera開(kāi)始提供業(yè)界第一款集成EFEC解決方案

  •   Altera公司日前宣布,開(kāi)始提供業(yè)界第一款集成增強(qiáng)前向糾錯(cuò)(EFEC) IP內(nèi)核,該內(nèi)核針對(duì)高性能Stratix IV和Stratix V系列FPGA進(jìn)行了優(yōu)化。EFEC7和EFEC20是Altera Newfoundland技術(shù)中心 (以前的Avalon Microelectronics) 開(kāi)發(fā)的多維IP內(nèi)核,專門面向城域和長(zhǎng)距離光傳送網(wǎng)(OTN)等100G應(yīng)用而設(shè)計(jì)?!?/li>
  • 關(guān)鍵字: Altera  FPGA  

基于FPGA的大動(dòng)態(tài)數(shù)控AGC系統(tǒng)設(shè)計(jì)

  • 隨著軟件無(wú)線電技術(shù)和FPGA、DSP、AD 等技術(shù)的高速發(fā)展,數(shù)字接收機(jī)的應(yīng)用日益廣泛。為了擴(kuò)大數(shù)字接收機(jī)的ADC 動(dòng)態(tài)范圍,廣泛采用了自動(dòng)增益控制(AGC) ,使接收機(jī)的增益隨著信號(hào)的強(qiáng)弱進(jìn)行調(diào)整,其性能的好壞直接
  • 關(guān)鍵字: FPGA  AGC  動(dòng)態(tài)  數(shù)控    

基于FPGA的視頻采集與顯示模塊設(shè)計(jì)

  • 本文給出的視頻采集和顯示模塊在設(shè)計(jì)時(shí),選取分辨率為768times;494像素的NTSC制式, 并選用輸出像素為640times;480的CCD攝像頭; FPGA選取Altera CyclONeⅡ系列Ep2c35F672c36 (內(nèi)含35000個(gè)邏輯單元); 主動(dòng)串行配
  • 關(guān)鍵字: FPGA  視頻采集  顯示模塊    

基于FPGA的測(cè)角脈沖細(xì)分電路的設(shè)計(jì)

  • 摘要:對(duì)傳統(tǒng)的數(shù)字化轉(zhuǎn)角測(cè)量方法進(jìn)行了簡(jiǎn)要介紹,提出了一種能夠提高測(cè)角分辨率的脈沖細(xì)分技術(shù),并結(jié)合激光陀螺輸出信號(hào)對(duì)該方法進(jìn)行了誤差分析。接著利用FPGA對(duì)此項(xiàng)技術(shù)進(jìn)行了硬件實(shí)現(xiàn),具體描述了電路各部分的工
  • 關(guān)鍵字: FPGA  脈沖  電路    

基于FPGA和DDS技術(shù)的任意波形發(fā)生器設(shè)計(jì)

  • 摘要:根據(jù)現(xiàn)代電子系統(tǒng)對(duì)信號(hào)源的頻率穩(wěn)定度、準(zhǔn)確度及分辨率越來(lái)越高的要求,結(jié)合直接數(shù)字式頻率合成器(DDS)的優(yōu)點(diǎn),利用FPGA芯片的可編程性和實(shí)現(xiàn)方案易改動(dòng)的特點(diǎn),提出了一種基于FPGA和DDS技術(shù)的任意波形發(fā)生器
  • 關(guān)鍵字: FPGA  DDS  任意波形發(fā)生器    

基于FPGA與VHDL的微型打印機(jī)的驅(qū)動(dòng)設(shè)計(jì)

  • 摘要:為了取代傳統(tǒng)利用單片機(jī)驅(qū)動(dòng)微型打印機(jī),使用Altera公司的FPGA芯片EP3C225Q240C8N設(shè)計(jì)驅(qū)動(dòng)打印機(jī)的硬件控制電路,并正確控制微型打印機(jī)的工作時(shí)序。軟件使用硬件描述語(yǔ)言VHDL實(shí)現(xiàn)對(duì)微型打印機(jī)的時(shí)序控制,并通
  • 關(guān)鍵字: FPGA  VHDL  微型打印機(jī)  驅(qū)動(dòng)設(shè)計(jì)    

基于FPGA的數(shù)字示波器

  • 摘要:提出一種基于FPGA的簡(jiǎn)易數(shù)字示波器設(shè)計(jì)方法,硬件上采用以Altera公司的EP2C8Q208CN現(xiàn)場(chǎng)可編程門陣列芯片作為核心器件,同時(shí)結(jié)合FPGA和NIOS軟核的優(yōu)勢(shì),設(shè)計(jì)高效的片上可編程系統(tǒng)(SoPC)對(duì)高速A/D所采集的數(shù)據(jù)進(jìn)
  • 關(guān)鍵字: FPGA  數(shù)字示波器    

TI與MIT提出0.6V DSP設(shè)計(jì)

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: MIT  TI  28nm  DSP  德州儀器  ISSCC  國(guó)際固態(tài)電路會(huì)議  0.6V  

基于FPGA的FFT算法硬件實(shí)現(xiàn)

  • 設(shè)計(jì)了一種基于FPGA的1024點(diǎn)16位FFT算法,采用了基4蝶形算法和流水線處理方式,提高了系統(tǒng)的處理速度,改善了系統(tǒng)的性能。提出了先進(jìn)行前一級(jí)4點(diǎn)蝶形運(yùn)算,再進(jìn)行本級(jí)與旋轉(zhuǎn)因子復(fù)乘運(yùn)算的結(jié)構(gòu)。合理地利用了硬件資源。對(duì)系統(tǒng)劃分的各個(gè)模塊使用Verilog HDL進(jìn)行編碼設(shè)計(jì)。對(duì)整個(gè)系統(tǒng)整合后的代碼進(jìn)行功能驗(yàn)證之后,采用QuartusⅡ與Matlab進(jìn)行聯(lián)合仿真,其結(jié)果是一致的。該系統(tǒng)既有DSP器件實(shí)現(xiàn)的靈活性又有專用FFT芯片實(shí)現(xiàn)的高速數(shù)據(jù)吞吐能力,在數(shù)字信號(hào)處理領(lǐng)域有廣泛應(yīng)用。
  • 關(guān)鍵字: FPGA  FFT  算法  硬件實(shí)現(xiàn)    

基于FPGA的跳頻通信頻率合成器實(shí)現(xiàn)

  • 摘要:介紹了一種基于ARM平臺(tái)、以太網(wǎng)和GPRS無(wú)線通信技術(shù)的智能家居遠(yuǎn)程監(jiān)控系統(tǒng),給出了系統(tǒng)的組成及工作原理,著重闡述了系統(tǒng)主要硬件和軟件的設(shè)計(jì)。智能家居遠(yuǎn)程監(jiān)控系統(tǒng)的核心是嵌入式Web服務(wù)器。通過(guò)該嵌入式We
  • 關(guān)鍵字: FPGA  跳頻通信  頻率合成器    
共9970條 404/665 |‹ « 402 403 404 405 406 407 408 409 410 411 » ›|

fpga+dsp介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473