久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 應用于頻率合成器的寬分頻比CMOS可編程分頻器設計

應用于頻率合成器的寬分頻比CMOS可編程分頻器設計

作者: 時間:2011-04-14 來源:網絡 收藏


2 電路版圖及仿真結果
2.1 分頻器版圖
整體分頻器的版圖如圖8所示,由于分頻器中各單元電路都是差分結構,需要考慮到器件的匹配,同時對單元電路需要合理布局,以減小關鍵路徑的連線延遲和節省版圖面積。

本文引用地址:http://cqxgywz.com/article/156400.htm


2.2 分頻器仿真結果
本文的仿真結果是在提取版圖寄生參數后,進行后仿真得到的結果。最高工作可達4.5 GHz,在工作電壓2.5 V下消耗功率約為19 mW。圖9是工作在4.5 GHz下,4/5分頻器的后仿真波形。圖10是可編程分頻器在4.5 GHz下,分頻比為450,P計數器預置數112,S計數器預置數2時的工作波形。從圖中可看出整個可編程分頻器能夠在4.5 GHz下實現正確的分頻。



3 結語
對于射頻頻段的綜合器,分頻器成為了制約環路速度的一個瓶頸。本文通過對吞脈沖結構的可編程分頻器的檢測和置數邏輯電路的改進,使得分頻器的工作速度可以達到4.5 GHz,滿足了多標準移動數字電視接收機調諧芯片的系統設計指標,同時由于該分頻器具有連續的寬分頻比,使其也可于其他射頻無線收發芯片中。同時,采用SCL結構的模擬電路實現整個可編程分頻器使得芯片面積較小,約為106 μm×187μm。

分頻器相關文章:分頻器原理

上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉