久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 設計應用 > 紓解處理器負擔 FPGA推升系統電源效率

紓解處理器負擔 FPGA推升系統電源效率

作者: 時間:2016-10-18 來源:網絡 收藏

繼手機之后,智慧眼鏡、智慧手表等穿戴式裝置可望將系統耗電規格推向新的里程碑,因而也刺激小封裝、低功耗的現場可編程閘陣列()導入需求,以扮演顯示器、I/O和相機子系統與主之間的橋梁,協助分擔耗電量較高的運算量,進而降低系統功耗。

本文引用地址:http://cqxgywz.com/article/201610/308448.htm

萊迪思(Lattice)半導體臺灣區總經理李泰成表示,相較于采用數千毫安時(mAh)鋰電池的手機,穿戴式裝置在系統空間限制下,大多僅能搭載600mAh以下容量的鋰電池,但卻要提供數日以上的續航力,導致系統業者為如何「省電」這件事傷透腦筋。由于業者發現時脈較高的主對穿戴式裝置功耗影響甚鉅,因此開始擴大導入微控制器(MCU)或等協同處理器,以減少主處理器開啟的頻率。

李泰成指出,基于協同處理器的設計概念,因具備大量平行運算及可編程特色,可應付顯示器、I/O和相機子系統等資料量較大的應用(圖4),相較于MCU更能突顯系統節能效益,正日益受到系統廠青睞。為進一步提高FPGA在穿戴式裝置市場的滲透率,萊迪思也積極耕耘更小型化的FPGA封裝技術,進而縮減晶片成本、耗能和占位空間。

另一方面,FPGA亦可藉由軟體編程功能,幫助系統廠快速實現所需的創新功能,毋須耗時打造高成本的特定應用積體電路(ASIC)。李泰成認為,對穿戴式裝置設計而言,FPGA不僅能推升系統,亦是加速新功能商用的推手,可望逐漸在市場上嶄露鋒芒。



評論


相關推薦

技術專區

關閉