首頁 > 新聞中心 > EDA/PCB > EDA設計
英特爾公司首席執行官兼 Cadence Design Systems 前首席執行官陳立武(Lip-Bu Tan) 將因在電子系統設計 (ESD) 方面的杰出貢獻而獲得 2025 年 Phil Kaufman 獎。SEMI......
楷登電子(美國 Cadence 公司)近日宣布,通過與NVIDIA的緊密合作,公司在硅前設計功耗分析方面取得重大飛躍。借助 Cadence? Palladium? Z3 Enterprise Emulation Plat......
根據報道,中國 EDA 巨頭九天華大科技據報道推出了中國首個全流程 EDA 解決方案用于內存芯片,支持閃存和 DRAM 的大規模生產,實現設計-驗證-制造的一站式服務。報道還稱,該解決方案有望提高內存芯片的流片可靠性和成......
RTL 編碼是半導體開發的關鍵步驟,但許多人認為這并不是最困難的一步。隨著您越來越接近實施,并且系統上下文變得比僅通過文本可以理解的要大,事情會變得更加復雜。在這兩種情況下,布局、時間、功率和許多其他因素都會發揮作用,但......
近日,開源高性能RISC-V處理器核“香山”在產業落地方面取得了重要進展。據公開信息顯示,第三代“香山”(昆明湖)IP核已實現首批量產客戶的產品級交付,而集成第二代“香山”(南湖)IP核的國產GPGPU芯片也已正式亮相,......
在AI計算需求重塑半導體市場的背景下。致力于加速系統級芯片 (SoC) 開發的領先系統 IP 提供商 Arteris 公司近日宣布,高性能與自適應計算領域的全球領導者 AMD(納斯達克股票代碼:AMD)已在其新一代AI ......
西門子數字化工業軟件近日宣布,Veloce Strato CS 與Veloce proFPGA CS 已被 Veloce 的長期合作伙伴 Arm 部署應用,作為Arm??Neoverse?計算子系統 (CSS) 的設計流......
寄生參數提取在集成電路 (IC) 設計中是必不可少的,因為它可以識別可能影響電路性能的意外電阻、電容和電感。這些寄生元件來自電路的布局和互連,會影響信號完整性、功耗和時序。隨著 IC 設計縮小到更小的節點,寄生效應變得更......
一年前,Semiconductor Engineering 舉辦了第一次圓桌會議,以了解小芯片行業的真實狀況。在那次活動中,有人表示,沒有小芯片在最初不打算的設計中重復使用過。過去一年發生了多大變化?去年回歸的有 Mar......
專家出席會議:半導體工程與 Marvell 技術副總裁 Mark Kuemerle 坐下來討論小芯片設計的進展和剩余挑戰;Alphawave Semi 產品營銷和管理副總裁 Letizia Giuliano;是......
43.2%在閱讀
23.2%在互動