久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > 臺積電CoWoS-L技術成AI芯片封裝關鍵

臺積電CoWoS-L技術成AI芯片封裝關鍵

作者: 時間:2025-10-13 來源: 收藏
技術已引起NVIDIA的高度關注。作為3D Fabric平臺的重要組成部分,是CoWoS-S技術的延伸版本。其中,“L”代表局部矽互連(LSI),通過類似“矽橋”的技術,結合RDL中介層形成“重構中介層”。
技術憑借更高的布線密度和嵌入式深溝槽電容(eDTC),能夠實現更大尺寸的高效運算(HPC)芯片異質整合。其光罩尺寸可達3.3倍以上,甚至向4倍、5倍乃至9倍邁進,可整合的高帶寬存儲器(HBM)數量超過12顆。
進入2025年第四季度,CoWoS產能持續緊張,成為不可或缺的關鍵制程。市場消息稱,2026年約50%的CoWoS-L產能將優先供應NVIDIA的 GPU芯片,但即便如此,NVIDIA仍面臨不小的產能缺口。

評論


相關推薦

技術專區

關閉