久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

電子設(shè)計(jì)自動(dòng)化(EDA)

內(nèi)容提要   本教材從可編程邏輯器件的結(jié)構(gòu)與特點(diǎn)出發(fā),結(jié)合多年的教學(xué)實(shí)踐,以CPLD/FPGA系列器件為機(jī)型,從軟件和硬件兩方面講述了微機(jī)的基本原理、指令系統(tǒng)及接口技術(shù),力求新穎、實(shí)用。   全書(shū)共9章,參考學(xué)時(shí)為72學(xué)時(shí)。第1章緒論,主要介紹了EDA仿真技術(shù);第2章可編程邏輯器件基礎(chǔ),著重講述PLD器件的基本結(jié)構(gòu)、編程邏輯器件的編程及測(cè)試技術(shù);第3章為可編程邏輯器件,重點(diǎn)講述了Altcra器件、MAX7000系列器件、FLEXl0K系列器件、Xilinx可編程邏輯器件;第4章為VHDL設(shè)計(jì)方法,重點(diǎn)講述了組合邏輯電路和邏輯電路的設(shè)計(jì)方法及技巧;第5章為狀態(tài)機(jī)設(shè)計(jì),介紹了Mealy型狀態(tài)機(jī)的設(shè)計(jì)方法及步驟;第6章為MAX+PLUSⅡ操作簡(jiǎn)介,講述了MAX+PLUSⅡ的設(shè)計(jì)過(guò)程;第7章為邏輯綜合和設(shè)計(jì)實(shí)現(xiàn),分別針對(duì)CPLD和FPGA器件講述了其綜合實(shí)現(xiàn)過(guò)程;第8章為數(shù)字系統(tǒng)設(shè)計(jì)與現(xiàn)場(chǎng)集成技巧,講述了同步電路設(shè)計(jì)技巧、多級(jí)邏輯設(shè)計(jì)技巧、數(shù)字系統(tǒng)的FPGA現(xiàn)場(chǎng)集成設(shè)計(jì)中的基本問(wèn)題、高速電路設(shè)計(jì);第9章為EDA綜合設(shè)計(jì)實(shí)例,提供了一些實(shí)用的設(shè)計(jì)實(shí)例。考慮到讀者的特點(diǎn)與高職教學(xué)和特色,在講述理論知識(shí)的過(guò)程中注重實(shí)踐環(huán)節(jié)。