久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

復雜可編程邏輯器件

  復雜可編程邏輯器件   CPLD采用CMOS EPROM、EEPROM、快閃存儲器和SRAM等編程技術,從而構成了高密度、高速度和低功耗的可編程邏輯器件。   1組成   CPLD主要由邏輯塊、可編程互連通道和I/O塊三部分構成。   2規模   CPLD中的邏輯塊類似于一個小規模PLD,通常一個邏輯塊包含4~20個宏單元,每個宏單元一般由   乘積項陣列、乘積項分配和可編程寄存器構成。每個宏單元有多種配置方式,各宏單元也可級聯使用, 因此可實現較復雜組合邏輯和時序邏輯功能。

相關標簽